LVDS接收端电路原理
时间: 2023-08-31 22:10:54 浏览: 175
LVDS接收端电路原理是通过LVDS技术实现的。LVDS是一种小振幅差分信号技术,使用这种技术传输速率可以达到数百兆,甚至更高。LVDS接口使用1.2V偏置电压作为基准(共模直流电压),其正负端的摆幅大约为350mV,即所谓的差模电压。LVDS接收端电路的原理是通过接收器的同相端和反相端的电压相对大小来判断高低电平。与其他低速数字逻辑电平不同,LVDS不是通过电压对参考地的幅值来判断高低电平,而是通过同相端和反相端的电压相对大小来判断。这是通过恒流源和全桥开关电路中不同晶体管的通断来形成电压摆幅实现的。因此,LVDS接收端电路的原理是基于差分信号的电压比较来实现数据的接收和解码。
#### 引用[.reference_title]
- *1* *2* [LVDS的接口电路设计](https://blog.csdn.net/weixin_36371053/article/details/111893724)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control,239^v3^insert_chatgpt"}} ] [.reference_item]
- *3* [E3--FPGA实现LVDS收发实例和原理2022-12-03](https://blog.csdn.net/weixin_40615338/article/details/128153350)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control,239^v3^insert_chatgpt"}} ] [.reference_item]
[ .reference_list ]
阅读全文