74HC283的引脚图
时间: 2024-05-04 19:16:45 浏览: 222
74HC283是一款4位全加器芯片,其引脚图如下所示:
```
+-----+--+-----+
A1 ---|1 +--+ 16|--- Vcc
B1 ---|2 15|--- A2
C1 ---|3 14|--- B2
D1 ---|4 74HC283 13|--- C2
A0 ---|5 12|--- D2
B0 ---|6 11|--- GND
C0 ---|7 10|--- C4
D0 ---|8 9|--- B4
+----------------+
```
其中,Vcc和GND分别是芯片的电源端口,A0~D1和A2~D2是两个4位输入端口,B0~D1和B2~D2是两个4位输入端口,C0~D1和C2~D2是两个4位输入端口,C4和B4是两个4位输出端口。
相关问题
74hc153引脚图
以下是74HC153的引脚图:
```
+--v--+
A1 |1 16| Vcc
B1 |2 15| A0
C1 |3 14| B0
D1 |4 13| C0
D2 |5 12| D0
C2 |6 11| GND
B2 |7 10| Y
A2 |8 9| !G
+-----+
```
其中,Vcc和GND分别是芯片的电源正负极,A0-A2和B0-B2是输入管脚,D0-D1是输出管脚,!G是使能端,Y是输出端。
74hc74引脚图及其功能
74hc74是一种双D触发器芯片,具有两个独立的D触发器。它可以在正沿或负沿触发。以下是74hc74的引脚图及其功能:
1. CLR (Clear):清除输入,当CLR = 0时,Q和Q'都将被清零。
2. PRE (Preset):预置输入,当PRE = 0时,Q和Q'都将被设置为1。
3. D1 (Data input 1):第一个D触发器的数据输入端。
4. CLK1 (Clock input 1):第一个D触发器的时钟输入端。
5. Q1 (Output 1):第一个D触发器的输出端。
6. Q1' (Inverted output 1):第一个D触发器的反相输出端。
7. GND:接地端。
8. Q2' (Inverted output 2):第二个D触发器的反相输出端。
9. Q2 (Output 2):第二个D触发器的输出端。
10. CLK2 (Clock input 2):第二个D触发器的时钟输入端。
11. D2 (Data input 2):第二个D触发器的数据输入端。
12. PRE (Preset):预置输入,当PRE = 0时,Q和Q'都将被设置为1。
13. CLR (Clear):清除输入,当CLR = 0时,Q和Q'都将被清零。
14. VCC:电源输入端。
阅读全文