Cadence IMC 工具 coverage exclude refine文件生成步骤?

时间: 2024-04-06 11:31:07 浏览: 16
在 IMC Cadence 工具中,可以使用 coverage exclude 功能来排除某些特定的 DRC 或 LVS 规则,以便在进行 DRC 或 LVS 操作时不会产生相应的错误。生成 coverage exclude refine 文件的步骤如下: 1. 打开 Virtuoso Layout 编辑器,并打开需要生成 coverage exclude refine 文件的 layout。 2. 在编辑器中打开 DRC 工具,并选择需要排除的 DRC 规则。可以使用 DRC Viewer 工具查看并选择需要排除的规则。 3. 在 DRC 工具中选择菜单 "Setup" -> "Coverage Exclusion",进入 coverage exclusion 设置。 4. 在 coverage exclusion 设置中,选择 "Add",添加需要排除的 DRC 规则。可以选择 "Ruleset" 或 "Rule" 来添加规则。 5. 添加完成后,选择 "OK",保存 coverage exclusion 设置。 6. 在编辑器中打开 LVS 工具,并选择需要排除的 LVS 规则。可以使用 LVS Viewer 工具查看并选择需要排除的规则。 7. 在 LVS 工具中选择菜单 "Setup" -> "Coverage Exclusion",进入 coverage exclusion 设置。 8. 在 coverage exclusion 设置中,选择 "Add",添加需要排除的 LVS 规则。可以选择 "Ruleset" 或 "Rule" 来添加规则。 9. 添加完成后,选择 "OK",保存 coverage exclusion 设置。 10. 在 LVS 工具中生成 coverage exclude refine 文件。在生成 coverage exclude refine 文件的过程中,会将布局和原理图之间的映射关系记录在 refine 文件中,并将 coverage exclusion 设置记录在文件中。 11. 将生成的 coverage exclude refine 文件导出保存。 以上是在 IMC Cadence 工具中生成 coverage exclude refine 文件的基本步骤,具体操作可能会因为不同版本的 Cadence 工具而略有不同。

相关推荐

最新推荐

recommend-type

利用Cadence工具设计COMS低噪声放大器

结合一个具体的低噪声放大器(LNA)设计实例,采用CHRT的0.35μm RFCMOS工艺,在EDA软件IC 5.1设计环境中设计了一个2.4 GHz的低噪声...结合设计过程,还介绍了如何运用Cadence软件对CMOS低噪声放大器进行电路设计和仿真。
recommend-type

Cadence OrCAD保存原理图中的symbol到自己的库文件中

我们在画原理图时,经常会遇到管脚非常多的IC,比如FPGA, ARM Cortex-A 系列的SOC 等等,几百上千个管脚,如果自己去画原理图Symbol那是一件非常痛苦的事情,怎样去偷懒?
recommend-type

Cadence 17.4 画板十分钟快速入门.pdf

Cadence 17.4 画板十分钟快速入门,适合有一定画板基础的工程师。
recommend-type

Cadence Virtuoso 原理图设计教程

ASAP 7nm PDK, Cadence Virtuoso 详细课程教程,包括环境配置与原理图绘制教程。
recommend-type

Cadence_Allegro元件封装制作流程(含实例).doc

Cadence_Allegro元件封装制作流程(含实例),详细讲解了焊盘设计、封装设计,并针对直插分离原件、表贴IC、通孔IC等各种元器件封装制作过程进行介绍,非常适合新手学习allegro制作封装
recommend-type

zigbee-cluster-library-specification

最新的zigbee-cluster-library-specification说明文档。
recommend-type

管理建模和仿真的文件

管理Boualem Benatallah引用此版本:布阿利姆·贝纳塔拉。管理建模和仿真。约瑟夫-傅立叶大学-格勒诺布尔第一大学,1996年。法语。NNT:电话:00345357HAL ID:电话:00345357https://theses.hal.science/tel-003453572008年12月9日提交HAL是一个多学科的开放存取档案馆,用于存放和传播科学研究论文,无论它们是否被公开。论文可以来自法国或国外的教学和研究机构,也可以来自公共或私人研究中心。L’archive ouverte pluridisciplinaire
recommend-type

实现实时数据湖架构:Kafka与Hive集成

![实现实时数据湖架构:Kafka与Hive集成](https://img-blog.csdnimg.cn/img_convert/10eb2e6972b3b6086286fc64c0b3ee41.jpeg) # 1. 实时数据湖架构概述** 实时数据湖是一种现代数据管理架构,它允许企业以低延迟的方式收集、存储和处理大量数据。与传统数据仓库不同,实时数据湖不依赖于预先定义的模式,而是采用灵活的架构,可以处理各种数据类型和格式。这种架构为企业提供了以下优势: - **实时洞察:**实时数据湖允许企业访问最新的数据,从而做出更明智的决策。 - **数据民主化:**实时数据湖使各种利益相关者都可
recommend-type

2. 通过python绘制y=e-xsin(2πx)图像

可以使用matplotlib库来绘制这个函数的图像。以下是一段示例代码: ```python import numpy as np import matplotlib.pyplot as plt def func(x): return np.exp(-x) * np.sin(2 * np.pi * x) x = np.linspace(0, 5, 500) y = func(x) plt.plot(x, y) plt.xlabel('x') plt.ylabel('y') plt.title('y = e^{-x} sin(2πx)') plt.show() ``` 运行这段
recommend-type

JSBSim Reference Manual

JSBSim参考手册,其中包含JSBSim简介,JSBSim配置文件xml的编写语法,编程手册以及一些应用实例等。其中有部分内容还没有写完,估计有生之年很难看到完整版了,但是内容还是很有参考价值的。