Proteus 30秒倒计时,74ls192电路元件输入输出真值表

时间: 2023-12-30 12:03:43 浏览: 43
74LS192是一个四位二进制计数器,可以通过其输入端口进行计数,并将计数结果通过输出端口进行输出。 以下是74LS192的输入端口和输出端口的真值表: ### 输入端口 | CPD | CTEN | P0 | P1 | P2 | P3 | |:-:|:-:|:-:|:-:|:-:|:-:| | 0 | X | X | X | X | X | | 1 | 0 | 0 | 0 | 0 | 0 | | 1 | 0 | 0 | 0 | 0 | 1 | | 1 | 0 | 0 | 0 | 1 | 0 | | 1 | 0 | 0 | 0 | 1 | 1 | | 1 | 0 | 0 | 1 | 0 | 0 | | 1 | 0 | 0 | 1 | 0 | 1 | | 1 | 0 | 0 | 1 | 1 | 0 | | 1 | 0 | 0 | 1 | 1 | 1 | | 1 | 0 | 1 | 0 | 0 | 0 | | 1 | 0 | 1 | 0 | 0 | 1 | | 1 | 0 | 1 | 0 | 1 | 0 | | 1 | 0 | 1 | 0 | 1 | 1 | | 1 | 0 | 1 | 1 | 0 | 0 | | 1 | 0 | 1 | 1 | 0 | 1 | | 1 | 0 | 1 | 1 | 1 | 0 | | 1 | 0 | 1 | 1 | 1 | 1 | | 1 | 1 | X | X | X | X | - CPD:计数器时钟输入端口,当 CPD=1 时,计数器开始计数。当 CPD=0 时,计数器停止计数。 - CTEN: 计数器清零输入端口,当 CTEN=1 时,计数器清零。当 CTEN=0 时,计数器正常计数。 - P0、P1、P2、P3:计数器的四个并行输入端口,用于设置计数器的初始值。 ### 输出端口 | QA | QB | QC | QD | |:-:|:-:|:-:|:-:| | 0 | 0 | 0 | 0 | | 0 | 0 | 0 | 1 | | 0 | 0 | 1 | 0 | | 0 | 0 | 1 | 1 | | 0 | 1 | 0 | 0 | | 0 | 1 | 0 | 1 | | 0 | 1 | 1 | 0 | | 0 | 1 | 1 | 1 | | 1 | 0 | 0 | 0 | | 1 | 0 | 0 | 1 | | 1 | 0 | 1 | 0 | | 1 | 0 | 1 | 1 | | 1 | 1 | 0 | 0 | | 1 | 1 | 0 | 1 | | 1 | 1 | 1 | 0 | | 1 | 1 | 1 | 1 | - QA、QB、QC、QD:计数器的四个输出端口,用于输出计数器的计数结果。

相关推荐

最新推荐

recommend-type

比较完整的Proteus元件库元件名称及中英对照

自己整理了一份比较完整的Proteus元件库元件名称及中英对照,基本上大部分元件库的元件都能搜索到。有需要的朋友可以下载。
recommend-type

PROTEUS中的复位电路

89系列单片机的复位信号是从RST引脚输入到芯片内的施密特触发器中的。当系统处于正常工作状态时,且振荡器稳定后,如果RST引脚上有一个高电平并维持2个机器周期(24个振荡周期)以上,则CPU就可以响应并将系统复位。...
recommend-type

电子秒表 用74LS90实现

充分运用芯片74LS90的逻辑功能,用四片74LS90芯片实现秒表示00:00—99:99秒。利用集成与非门构成的基本RS触发器(低电平直接触发)实现电路的直接置位、复位功能。利用集成与非门构成的微分型单稳态触发器为计数器...
recommend-type

小编推荐:基于Proteus的数控恒流源仿真电路研究

本文通过仿真实验,在理论上证明了本文所述数控恒流源设计方案的可行性。供读者参考学习。
recommend-type

60s倒计时实验倒计时实验倒计时实验倒计时实验

倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验倒计时实验
recommend-type

zigbee-cluster-library-specification

最新的zigbee-cluster-library-specification说明文档。
recommend-type

管理建模和仿真的文件

管理Boualem Benatallah引用此版本:布阿利姆·贝纳塔拉。管理建模和仿真。约瑟夫-傅立叶大学-格勒诺布尔第一大学,1996年。法语。NNT:电话:00345357HAL ID:电话:00345357https://theses.hal.science/tel-003453572008年12月9日提交HAL是一个多学科的开放存取档案馆,用于存放和传播科学研究论文,无论它们是否被公开。论文可以来自法国或国外的教学和研究机构,也可以来自公共或私人研究中心。L’archive ouverte pluridisciplinaire
recommend-type

实现实时数据湖架构:Kafka与Hive集成

![实现实时数据湖架构:Kafka与Hive集成](https://img-blog.csdnimg.cn/img_convert/10eb2e6972b3b6086286fc64c0b3ee41.jpeg) # 1. 实时数据湖架构概述** 实时数据湖是一种现代数据管理架构,它允许企业以低延迟的方式收集、存储和处理大量数据。与传统数据仓库不同,实时数据湖不依赖于预先定义的模式,而是采用灵活的架构,可以处理各种数据类型和格式。这种架构为企业提供了以下优势: - **实时洞察:**实时数据湖允许企业访问最新的数据,从而做出更明智的决策。 - **数据民主化:**实时数据湖使各种利益相关者都可
recommend-type

SPDK_NVMF_DISCOVERY_NQN是什么 有什么作用

SPDK_NVMF_DISCOVERY_NQN 是 SPDK (Storage Performance Development Kit) 中用于查询 NVMf (Non-Volatile Memory express over Fabrics) 存储设备名称的协议。NVMf 是一种基于网络的存储协议,可用于连接远程非易失性内存存储器。 SPDK_NVMF_DISCOVERY_NQN 的作用是让存储应用程序能够通过 SPDK 查询 NVMf 存储设备的名称,以便能够访问这些存储设备。通过查询 NVMf 存储设备名称,存储应用程序可以获取必要的信息,例如存储设备的IP地址、端口号、名称等,以便能
recommend-type

JSBSim Reference Manual

JSBSim参考手册,其中包含JSBSim简介,JSBSim配置文件xml的编写语法,编程手册以及一些应用实例等。其中有部分内容还没有写完,估计有生之年很难看到完整版了,但是内容还是很有参考价值的。