新思FPGA原型验证机Hasp100 编译流程
时间: 2023-10-23 17:10:33 浏览: 90
1. 安装Vivado
首先需要安装Xilinx Vivado软件。可以从Xilinx官网下载并安装。
2. 创建工程
打开Vivado软件,选择“Create Project”,填写工程名称和路径,选择FPGA型号,点击“Next”。
在下一个界面中,选择“RTL Project”作为工程类型,点击“Next”。在下一个界面中,勾选“Do not specify sources at this time”,点击“Next”。
在下一个界面中,勾选“Create project subdirectory”,点击“Finish”创建工程。
3. 添加设计文件
在工程视图中,右键点击“Sources”文件夹,选择“Add Sources”,选择设计文件并添加。
4. 添加约束文件
在工程视图中,右键点击“Constraints”文件夹,选择“Add Sources”,选择约束文件并添加。
5. 进行综合
在工程视图中,右键点击“Run Synthesis”,等待综合完成。
6. 进行实现
在综合完成后,右键点击“Run Implementation”,等待实现完成。
7. 生成比特流文件
在实现完成后,右键点击“Generate Bitstream”,等待比特流文件生成完成。
8. 下载比特流文件至FPGA板
将FPGA板与电脑连接,打开Vivado Hardware Manager软件,点击“Open Target”并选择FPGA板。然后点击“Program Device”并选择生成的比特流文件,下载至FPGA板。
至此,Hasp100 FPGA原型验证机的编译流程完成。
阅读全文