DDC BU-61585: 奇偶校验与集成MIL-STD-1553接口的RAM控制器

需积分: 50 45 下载量 195 浏览量 更新于2024-08-09 收藏 1.13MB PDF 举报
"这篇文章主要介绍了RAM的奇偶产生与校验技术在J型单片结构中的应用,特别是在DDC公司的BU-61580、61585等MIL-STD-1553接口终端中的实现。这些设备支持可选的RAM奇偶校验功能,用于确保数据完整性,并提供了12K×16或8K×17的RAM配置。" 在计算机系统中,RAM(随机存取内存)是临时存储数据的主要部件。为了确保数据的正确性,尤其是在关键系统如军事通信设备中,会采用奇偶校验技术。奇偶校验是一种简单的错误检测方法,通过在数据中添加一个额外的位(奇偶位),使得数据位中1的总数为奇数或偶数,从而可以在后续读取时检查数据是否在传输或存储过程中发生了错误。 8.2章节提到的J型单片结构,其内部除了4K字的缓存外,还可以扩展额外的缓存RAM。当使用扩展的缓存时,J型芯片能够为片外RAM生成奇偶位,并在读取时进行校验。17位宽的RAM设计,其中第17位就是奇偶位,对于主机和1553协议的所有读写操作,奇偶位都会被生成或校验。如果检测到奇偶错误,系统会触发中断,相应的中断状态寄存器位会被置位,提示用户有数据完整性问题。 标签中的"61580"可能指的是DDC公司的BU-61580终端,这是一种集成MIL-STD-1553接口的设备,具备处理器/存储器接口、可选的RAM大小(4K×16、12K×16或8K×17)、RAM奇偶校验、自动BC重试等特性。BU-61585作为PCI总线控制器/远程终端/监控器,提供了更高级的功能,如可编程的BC间隔定时、BC帧自动重复和灵活的数据缓存管理。此外,它支持12K×16或8K×17的RAM配置,并且在8K×17模式下,通过奇偶校验功能来保护RAM数据的完整性。 这些设备采用了先进的通信引擎(ACE)终端设计,是1.9平方英寸的小型化封装,适合高要求的应用场景。它们的内部RAM可以被配置以适应不同的需求,同时通过奇偶校验功能增强了数据安全性和可靠性。ACE系列终端与DDC的高级集成多路传输(AIM)系列混合器兼容,允许灵活的操作模式,减轻主处理器的负担,确保数据一致性,并支持大量数据传输。 本文提供的知识点包括: 1. 奇偶校验的概念及其在RAM中的应用。 2. J型单片结构的RAM扩展和奇偶位管理。 3. DDC公司的BU-61580和BU-61585终端的特性,尤其是其RAM配置和奇偶校验功能。 4. ACE通信引擎的设计,包括与MIL-STD-1553协议的兼容性和高级功能。 5. 设备的电气参数,如电源电压、输入电阻等,对于理解硬件系统的要求和性能至关重要。