中兴通讯康讯EDA设计部-Cadence光绘文件检查与流程详解

需积分: 48 250 下载量 144 浏览量 更新于2024-08-06 收藏 14.95MB PDF 举报
"《EDA工具手册》概述了中兴通讯康讯EDA设计部关于Cadence Allegro软件的使用,特别是针对Allegro SPB 15.2版本,涵盖了原理图设计、PCB设计、高速仿真、约束管理器和自动布线等关键领域的基础知识和操作流程。手册分为五个分册,旨在帮助新员工快速掌握Cadence软件的基本应用,能够独立完成原理图和PCB设计,理解高速仿真和自动化布线,并熟悉公司内部的EDA设计流程。" 在深入PCI与PCIE:硬件篇和软件篇的学习中,Cadence Allegro是重要的EDA工具,用于高级的PCB设计。Cadence设计流程通常包括以下几个步骤: 1. **库管理**:Cadence库管理系统包含了原理图库(ConceptHDL)、PCB库以及仿真库,确保设计元素的准确性和一致性。原理图库存储电路元件的符号,PCB库包含物理布局信息,而仿真库则用于电路行为模拟。 2. **原理图设计**:使用Allegro DesignHDL进行电路原理图的绘制和编辑,确保逻辑功能正确。设计者需要了解公司规范,选择合适的元件并正确连接。 3. **设计转换和修改管理**:在原理图设计完成后,设计需要转换成物理布局的格式,此过程中可能会涉及到修改管理,确保设计更改被正确地跟踪和应用。 4. **物理设计与加工数据生成**:在Allegro PCBDesign中,设计师将进行布局布线,处理高速PCB设计的挑战,如信号完整性和电源完整性。完成设计后,生成光绘文件,用于制造PCB。 5. **高速PCB规划设计**:高速PCB设计需要考虑信号传输速率、阻抗匹配、串扰等因素,Cadence提供了PCBSI和SigXplorer等工具进行高速仿真实验,确保设计满足性能要求。 6. **约束管理器**:在设计和仿真过程中,约束管理器用来定义信号的电气规则,如电压、电流限制,时序约束等,确保设计符合系统要求。 7. **自动布线器**:Allegro PCBRouter工具根据预设的规则和约束进行自动布线,优化布线路径,减少电磁干扰,提高设计效率。 8. **检查与验证**:输出的光绘文件需使用专用工具如Cam350进行检查,确保没有错误或遗漏,这是设计流程中的重要环节。 通过这些详细步骤,工程师可以高效且准确地完成从概念到物理实现的整个设计过程。《EDA工具手册》作为入门教材,提供了丰富的示例和指导,对于学习Cadence Allegro的用户来说,是一份宝贵的资源。