配置PLL:低频时钟输入与Oracle数据库在AIX/UNIX系统

需积分: 50 21 下载量 62 浏览量 更新于2024-08-06 收藏 11.5MB PDF 举报
"使用低频时钟输入的额外倍频值-oracle大型数据库系统在aix/unix上的实战..." 本文主要讨论了微控制器LPC23xx系列中的时钟系统和电源控制,特别是如何利用低频时钟输入进行倍频以达到所需的系统频率。在LPC23xx中,PLL(锁相环)是实现频率倍增的关键组件,它可以将低频输入时钟FIN转换为高速系统时钟FCCO。 PLL参数包括乘数M和除数N,它们通过以下等式相互关联: M = (FCCO × N) / (2 × FIN) N = (2 × M × FIN) / FCCO FIN = (FCCO × N) / (2 × M) 其中,FIN的范围是32kHz到50MHz,而FCCO的范围则是275MHz到550MHz。为了支持不同的应用需求,如波特率生成、CAN/USB操作,以及在RTC(实时时钟)作为计时源时,设计者可以选择65个额外的M值,这些值在表4.10中列出。表中提供了多个低频PLL倍频值,例如4272、4395、6042、7690等,以适应不同频率需求。 在确定PLL设置时,通常需要考虑以下几个步骤: 1. 首先,确认应用是否需要USB接口。USB要求48MHz时钟且占空比接近50%,这意味着FCCO必须是48MHz的偶数倍,例如96MHz。 2. 然后,选择合适的处理器操作频率CCLK,这取决于处理器的性能需求和要支持的UART波特率等。外围设备可以工作在低于处理器频率的时钟下。 3. 决定PLL输入时钟FIN的值,可以来自主振荡器、RTC振荡器或内部RC振荡器。USB应用通常推荐使用主振荡器。 4. 最后,计算M和N的值以精确地得到所需的FCCO频率。选择的FCCO值应尽可能低,以减少功耗。 在配置PLL时,Philips提供的电子数据表可以帮助快速确定合适的参数。如果手动计算,需确保计算出的FCCO值满足USB和其他外设的时序要求,并同时考虑到功耗优化。 在Oracle大型数据库系统在AIX/UNIX上的实战场景中,虽然没有提供具体细节,但通常会涉及数据库服务器的性能优化,包括内存管理、I/O调度、并行查询处理等。数据库系统需要高效稳定的时钟系统以确保事务处理的正确性和实时性,因此,LPC23xx的时钟配置策略对于运行在这样的硬件平台上的数据库系统至关重要。在这样的环境中,合理的时钟设置可以提高系统的响应速度,减少延迟,从而提升整体性能。