LTETurbo码QPP并行地址计算算法:硬件实现与优势

需积分: 9 9 下载量 27 浏览量 更新于2024-09-09 收藏 278KB PDF 举报
本文主要探讨了"论文研究-LTE Turbo码QPP交织地址并行计算算法与硬件实现"这一主题,由作者詹仙宁和别志松合作完成,两位作者分别在移动通信信号处理和下一代移动通信关键技术领域有着深入研究。LTE Turbo码因其卓越的性能而备受关注,尤其是其采用的QPP无冲突交织器作为内交织器,使得交织地址的高速并行实时计算变得简单且高效。 文章首先对QPP交织器的特点进行了详尽分析,重点强调了它在减少译码器实现复杂性方面的优势。作者提出了针对QPP交织器的子块划分策略,这是一种有效的方法,能够实现交织地址的并行计算,从而提升译码器的并行处理能力。这种并行计算算法的优势在于能够降低实现复杂度,减少关键路径延迟,而且设计灵活性强,可以根据需要调整参数。 文章的核心贡献在于提出了一种实现简单、实时并行计算的交织地址算法,以及相应的FPGA实现电路。该算法的特点在于避免了对外部存储器大量存储交织地址的需求,进一步节省了资源,适应了现代硬件环境对高速、低延迟的要求。这对于LTE Turbo码和其他采用QPP交织器的Turbo码高速并行译码器的硬件设计具有重要的实用价值。 此外,关键词部分揭示了文章的核心研究内容,包括信道编码、Turbo码、QPP交织器、交织地址并行计算算法以及电路设计。该研究工作不仅在理论上深化了对Turbo码的理解,也为实际应用提供了技术支持,特别是在移动通信领域,对于提高数据传输效率和降低功耗具有显著的意义。 总结来说,这篇论文深入探讨了如何通过优化QPP交织地址并行计算算法和硬件实现来提升LTE Turbo码的性能,对于从事信道编码和通信系统设计的专业人士具有很高的参考价值。