"电电源源排排序序-tasking lsl 简单教程"
这篇教程主要讲解了在使用TMS320F28335、TMS320F28334、TMS320F28332、TMS320F28235、TMS320F28234、TMS320F28232这些数字信号控制器(DSC)时,电源加电和断电的正确顺序以及注意事项,以确保设备的稳定性和可靠性。
在电电源源排排序序中,重要的一点是确保VDD引脚的加电早于或与VDDIO引脚同时进行,以防止输出缓冲器在不正确的电压状态下开启,导致引脚上的毛刺脉冲。这是因为当3.3V晶体管在1.9V晶体管之前加电时,可能会出现这样的问题。XRS引脚在加电和断电过程中的管理也至关重要,加电时XRS需在输入时钟稳定后的特定时间内保持低电平,确保器件从已知状态启动;断电时,XRS应在VDD达到1.5V前至少8微秒被拉低,以提高闪存的可靠性。
在器件未加电之前,不能在数字引脚上施加高于二极管压降(0.7V)的电压,对于模拟引脚则不能超过VDDA加上0.7V。此外,VDDIO和VDDA之间的电压差应始终保持在0.3V以内。不正确的电压应用可能导致内部p-n结意外偏置,产生不可预见的结果。
这些DSCs具有丰富的功能,包括C28x CPU、内存总线(哈佛总线架构)、外设总线、实时JTAG和分析、外部接口(XINTF)、闪存、各种SARAM、引导ROM以及各种安全和中断特性等。其中,外设中断扩展(PIE)块和外部中断(XINT1-XINT7,XNMI)提供了灵活的中断处理,而振荡器和锁相环(PLL)则用于生成系统所需的时钟。
在设计电路时,必须严格遵循这些电源管理规则,以确保TMS320F2833x和TMS320F2823x系列的DSCs正常工作,并避免潜在的硬件损坏或性能问题。此外,理解和掌握低功率模式、外设时钟以及安全装置的使用也是优化系统功耗和安全性的关键。
在实际应用中,开发者应当参考相关的数据手册和生产数据,以获取最新的产品信息和规格,如文献编号为ZHCS889M的文档,以确保设计的合规性和最佳性能。同时,访问官方网站(www.ti.com.cn)可以获得最新的技术支持和文档更新。