PIC18F27/47Q10单片机:低功耗高性能的唤醒与PLL规范

需积分: 50 6 下载量 99 浏览量 更新于2024-08-06 收藏 9.22MB PDF 举报
"从休眠模式唤醒的_起振时间-jedec standard no.21 ddr3 dimm design spec" 本文主要介绍了PIC18F27/47Q10系列微控制器在从休眠模式唤醒时的起振时间和相关的PLL(锁相环)规格。在休眠模式唤醒过程中,不同类型的振荡器有不同的起振时间: 1. OS54* THFOSCST:这是HFINTOSC(高频内部振荡器)从休眠模式唤醒的起振时间,对于VREGPM=0x和1x的情况,起振时间分别为100μs和20μs。请注意,这些参数是特性值,但可能未经实际测试。 2. OS56 TLFOSCST:LFINTOSC(低频内部振荡器)的起振时间在休眠模式唤醒后为0.3ms。这个时间是在特定条件下给出的,通常用于低功耗应用。 3. 为了确保振荡器的频率容差,推荐在VDD和VSS之间放置去耦电容,如并联0.1μF和0.01μF的电容,以减小电源噪声对振荡器的影响。 4. 图39-5展示了器件VDD和温度范围内HFINTOSC频率的精度,说明了在不同电压和温度下,HFINTOSC的频率精度变化情况。 5. PLL(锁相环)规格部分提到,PLL01 FPLLIN表示PLL输入频率范围为4到16MHz,适用于PIC18F27/47Q10微控制器。锁相环是用于同步数字系统的一个重要组件,可以将输入信号的频率与系统时钟同步,以提高性能和稳定性。 PIC18F27/47Q10是一款28/40/44引脚的低功耗高性能微控制器,适用于各种应用,包括模拟外设、独立于内核的外设和通信外设。它具备以下核心特性和内存资源: - 优化的C编译器RISC架构,支持高速运行,最小指令周期为62.5ns。 - 丰富的定时器和中断功能,包括可编程的2级中断优先级、硬件堆栈、多个8位和16位定时器等。 - 低功耗特性,如低电流上电复位、上电延时定时器、欠压复位和低功耗BOR选项。 - 提供不同容量的闪存程序存储器、数据SRAM和数据EEPROM,支持可编程代码保护。 - 支持直接、间接和相对寻址模式。 这些特性使得PIC18F27/47Q10成为低功耗应用和高精度控制的理想选择,同时其集成的模拟和数字功能简化了系统设计,降低了整体成本。