TMS320F28335 数字信号控制器(DSC)功能详解

5星 · 超过95%的资源 需积分: 39 171 下载量 69 浏览量 更新于2024-07-27 5 收藏 2.79MB PDF 举报
"TMS320F28335 的中文数据手册" 这份中文数据手册详细介绍了TMS320F2833x系列(包括TMS320F28335、TMS320F28334、TMS320F28332)以及TMS320F2823x系列(包括TMS320F28235、TMS320F28234、TMS320F28232)数字信号控制器(DSC)的主要特性和功能。这些DSC是高性能的微控制器,适用于需要复杂计算和实时处理的应用。 1. 特性: - 提供了丰富的集成外设,包括CPU、内存总线、外设总线、JTAG接口等。 - 强大的C28x CPU核心,支持高效计算。 - 内存结构包括闪存、SARAM等不同层次的存储区域。 - 高度灵活的GPIO复用器和多种定时器。 - 支持低功耗模式和多种电源管理选项。 - 包含振荡器和锁相环(PLL),用于频率合成和系统时钟管理。 2. 开始使用: - 提供了启动使用的指南,包括硬件连接、初始化步骤和编程注意事项。 - 对于新用户,资料中包含了如何配置设备和利用其功能的初步指导。 3. 功能概述: - 内存映射:详细列出了各部分内存的地址范围,如闪存、SARAM等。 - C28x CPU:介绍该CPU的指令集、操作模式和性能特点。 - 哈弗总线架构:解释了CPU与内存、外设之间的通信方式。 - 外设总线和外部接口:描述了如何与外部设备交互,如XINTF接口。 - 安全性:讨论了设备的安全特性,如引导加载器和安全装置。 - 外设中断扩展(PIE)块:提供了中断管理和处理的机制。 - 低功率模式:详细阐述了不同电源模式下的功耗优化策略。 4. 寄存器映射和器件仿真寄存器: - 描述了各功能模块对应的寄存器,便于编程和调试。 - 器件仿真寄存器则用于模拟硬件行为,帮助开发人员在软件层面进行测试。 5. 中断: - 列出并解释了各种内部和外部中断源,如XINT1-XINT7和XNMI,以及中断处理流程。 该手册是开发基于TMS320F2833x和TMS320F2823x系列DSC的系统的基础参考资料,涵盖了从硬件设计到软件开发的所有关键信息,对于理解和利用这些DSC的功能至关重要。通过深入学习,开发者可以充分利用这些设备的性能,创建高效、可靠的嵌入式系统。
2020-05-13 上传
TMS320F2833x TMS320F2823x DSC .................................................................................. 10 1.1 特性 ......................................................................................................................... 10 1.2 开始使用 .................................................................................................................... 11 2 .................................................................................................................................. 12 2.1 引脚分配 .................................................................................................................... 14 2.2 信号说明 .................................................................................................................... 23 3 ............................................................................................................................ 33 3.1 内存映射 .................................................................................................................... 34 3.2 简要说明 .................................................................................................................... 41 3.2.1 C28x CPU ....................................................................................................... 41 3.2.2 内存总线(哈弗总线架构) .................................................................................... 41 3.2.3 外设总线 ......................................................................................................... 41 3.2.4 实时 JTAG 和分析 .............................................................................................. 42 3.2.5 外部接口(XINTF) ................................................................................................ 42 3.2.6 闪存 ............................................................................................................... 42 3.2.7 M0,M1 SARAM ............................................................................................... 42 3.2.8 L0, L1, L2, L3, L4, L5, L6, L7SARAM ........................................................................ 43 3.2.9 引导 ROM ........................................................................................................ 43 3.2.9.1 引导加载器使用的外设引脚 ....................................................................... 44 3.2.10 安全性 ............................................................................................................ 44 3.2.11 外设中断扩展 (PIE) 块 ......................................................................................... 46 3.2.12 外部中断 (XINT1-XINT7,XNMI) ............................................................................. 46 3.2.13 振荡器和锁相环 (PLL) .......................................................................................... 46 3.2.14 安全装置 ......................................................................................................... 46 3.2.15 外设时钟 ......................................................................................................... 46 3.2.16 低功率模式 ....................................................................................................... 46 3.2.17 外设帧 0,1,2,3 (PFn) ...................................................................................... 47 3.2.18 通用输入/输出 (GPIO) 复用器 ................................................................................. 47 3.2.19 32 位 CPU 定时器 (0,1,2) .................................................................................. 47 3.2.20 控制外设 ......................................................................................................... 48 3.2.21 串行端口外设 .................................................................................................... 48 3.3 寄存器映射 ................................................................................................................. 49 3.4 器件仿真寄存器 ............................................................................................................ 51 3.5 中断 .......................................................................................................................... 52 3.5.1 外部中断 ......................................................................................................... 56 3.6 系统控制 .................................................................................................................... 57 3.6.1 OSC 和 PLL 块 .................................................................................................. 58 3.6.1.1 外部基准振荡器时钟选项 .......................................................................... 59 3.6.1.2 基于 PLL 的时钟模块 .............................................................................. 60 3.6.1.3 输入时钟损失 ....................................................................................... 61 3.6.2 安全装置块 ....................................................................................................... 62 3.7 低功率模式块 .....................................................................................