PC主板布局规范详解
需积分: 12 53 浏览量
更新于2024-09-16
收藏 126KB PDF 举报
"PC主板layout规范"
PC主板的布局(layout)规范是设计高效能、稳定可靠的个人计算机主板的关键步骤。这些规范旨在确保信号完整性和电磁兼容性(EMC),从而减少干扰,提高系统的可靠性和性能。以下是PC主板layout的一些核心要点:
1. **CLK(时钟信号)**:
- 时钟信号是非常敏感的,因此要求其走线不能与其他信号线交叉,并限制via(通孔)不超过两个,以减少信号反射和噪声。
- 晶振(Crystal)的正面应避免走线,背面也尽可能不走线,以保护时钟源的纯净性。
- 差分对(Differential Pair)应使用最小间距并行走线,保持在同一层,以减小信号延迟和串扰。
2. **VGA(视频图形阵列)**:
- RED、GREEN、BLUE(RGB)信号线需相互环绕,必要时包裹地线,以保持颜色同步。HSYNC和VSYNC也应紧密绕在一起,有条件的情况下包裹地线,确保视频信号的完整性。
3. **LAN(局域网)**:
- LAN接口的信号线,如RX和TX,应作为差分对进行绕线,确保数据传输的准确性和抗干扰能力。
- 同一组的线路必须保持在一起,增强信号的同步性。
4. **1394(火线)**:
- 1394信号线同样采用差分对绕线,保持在同一层,避免跨切割,提高信号质量。
- 与高速信号线(如USB)的距离至少要大于50mil,以防止串扰。
5. **USB(通用串行总线)**:
- USB信号线也遵循差分对规则,平行且同层绕线,保持同一组线在一起,以确保数据传输的高速和稳定性。
6. **CPU-NB(处理器-北桥)**:
- CPU到北桥的AGTL(Accelerated Graphics Port Local)信号,要求同组同层或不同层但同组走线,绕线时保持一定的间距。
- 使用特定类型的via(如VIA26)以优化信号传输。
7. **CPU-SB(处理器-南桥)**:
- CPU到南桥的走线,同一组线必须紧密绕在一起,pullup电阻应靠近CPU放置,以减少信号损失和提高响应速度。
8. **NB-DDR(北桥-动态随机存取内存)**:
- 阻尼电阻和终端电阻(如MD, MA, DQS, DQM)的NET不应共享,以确保内存数据传输的准确性。
- DDR信号线应同组同层绕线,采用四倍间距,保证信号的稳定。
9. **NB-AGP(北桥-图形加速接口)**:
- NB-AGP的信号走线要求与CPU-NB类似,需要同组同层或同组不同层绕线,保持一定间距,同时使用STB+/-差分对。
10. **NB-SB(北桥-南桥)**:
- 要求信号线在一起,避免跨切割,保持同一NET间距不小于四倍线宽,确保数据传输的可靠性。
11. **IDE(集成设备电子)**:
- IDE接口的信号线应同组同层绕线,保持间距,以降低信号干扰。
12. **PCI(外围组件互连)**:
- PAD与PAD之间最多只能过三根线,以减少信号耦合。
- 电阻和电容应整齐摆放,有助于布线的整洁和电气性能。
以上规范是PC主板设计的基础准则,遵循这些规则可以构建出高性能、低噪声、抗干扰的主板,满足现代计算机系统的需求。在实际操作中,设计师还需要根据具体硬件配置和设计要求进行适当的调整。
2008-11-13 上传
2013-03-19 上传
2018-01-07 上传
2009-10-04 上传
2014-08-09 上传
2012-04-14 上传
119 浏览量
2019-10-02 上传
2008-09-26 上传
yurunwuyu
- 粉丝: 0
- 资源: 3
最新资源
- 前端协作项目:发布猜图游戏功能与待修复事项
- Spring框架REST服务开发实践指南
- ALU课设实现基础与高级运算功能
- 深入了解STK:C++音频信号处理综合工具套件
- 华中科技大学电信学院软件无线电实验资料汇总
- CGSN数据解析与集成验证工具集:Python和Shell脚本
- Java实现的远程视频会议系统开发教程
- Change-OEM: 用Java修改Windows OEM信息与Logo
- cmnd:文本到远程API的桥接平台开发
- 解决BIOS刷写错误28:PRR.exe的应用与效果
- 深度学习对抗攻击库:adversarial_robustness_toolbox 1.10.0
- Win7系统CP2102驱动下载与安装指南
- 深入理解Java中的函数式编程技巧
- GY-906 MLX90614ESF传感器模块温度采集应用资料
- Adversarial Robustness Toolbox 1.15.1 工具包安装教程
- GNU Radio的供应商中立SDR开发包:gr-sdr介绍