海思Hi3515媒体SOC处理器原理图详解

5星 · 超过95%的资源 需积分: 9 21 下载量 36 浏览量 更新于2024-07-28 收藏 576KB PDF 举报
本文档是关于Hi3515原版原理图的详细介绍,Hi3515是由海思半导体开发的一款基于ARM9处理器内核和视频硬件加速引擎的高性能通信媒体系统-on-a-chip (SoC) 处理器。它具有400MHz的ARM9处理能力,适用于DVR、DVS(数字视频录像机/数字视频服务器)、IPCam(网络摄像机)等嵌入式应用,满足了用户对于高效率和高性能的需求。 文档详细列出了组件类型和规格,参考的是物料清单(BOM),强调了不同日期的改动记录。在2009年12月30日,修改了SATA连接器J23和J24的封装;同年2月23日,对SD卡连接器J14的规格进行了更新,并调整了SD卡上拉电阻值,同时电路板上的USB0和USB1部分也有所变更。此外,R192、R193和R194的值也在此次改动之列。 该文档还介绍了Hi3515数字媒体评估板(Hi3515 DMEB)的版本A,其中在2010年2月23日增加了UART RX/TX信号的上拉电阻,通过FMS6143和NCS2563来优化。同年3月24日,R1008的值被调整,以实现VGA接口的HS/VS 3.3V/5.0V兼容性。在此期间,还更换了NCS2563为TSH343,并删除了C346/C347/C348电容。 电路板上的各个接口位置也被明确标注,包括SATA、DC/DC转换器、闪存、JTAG接口以及多个针脚的定义,如3P至14P,用于连接不同的功能模块。整份原理图涵盖了详细的设计信息和历史变更,为开发者提供了宝贵的参考资料,以便于理解Hi3515芯片的工作原理和布局设计。这份文档对于任何使用或研究Hi3515的工程师来说,都是理解其内部构造与功能的关键工具。