Hi3559AV100硬件设计:晶振电路与RTC时钟要求

需积分: 50 18 下载量 118 浏览量 更新于2024-08-06 收藏 2.29MB PDF 举报
"小系统外部电路要求-spartan-6 xc6slx150t FPGA和AM3517开发板的原理图" 本文档是关于Hi3559AV100硬件设计的用户指南,详细阐述了该芯片方案在硬件原理图设计、PCB设计以及单板热设计等方面的注意事项。Hi3559AV100是一款由海思半导体有限公司研发的芯片,主要用于人工智能和硬件设计领域。 1. 小系统外部电路要求 - 时钟电路设计是关键部分,需要通过芯片内部的反馈电路与24MHz外部晶体振荡器配合来构建系统时钟。推荐的晶振连接方式和器件参数在图1-1中所示。电容的选择必须与晶振的负载电容匹配,优选NPO材质的电容,以确保时钟的稳定性和抗ESD干扰能力。此外,使用4pin贴片晶振,其中两个GND引脚应与单板地紧密连接。 2. RTC时钟电路 - Hi3559AV100内建RTC(实时时钟),因此需要为RTC提供独立的时钟电路。图1-2展示了RTC晶振的连接方式和器件参数。确保正确配置以支持RTC功能的正常运行。 3. 海思HI3559芯片方案 - 这款芯片方案适用于多种应用场景,包括但不限于人工智能应用。设计时需遵循海思提供的硬件设计指导,以确保系统的稳定性和性能。 4. 版本信息和法律声明 - 文档版本为00B02,发布日期为2018-01-15。海思半导体强调未经许可,不得擅自复制或传播文档内容。同时,文档中的信息不构成任何明示或暗示的保证。 5. 读者对象 - 该文档主要面向技术支持工程师和单板硬件开发工程师,为他们提供硬件设计的详细指导。 6. 修订记录 - 文档经过多次修订,最新的00B02版本包含了先前版本的所有更新内容,包括对1.1.9小节、1.3.2小节等多个部分的修改。 通过遵循本文档的指导,设计者能够为Hi3559AV100创建符合规格的硬件平台,确保系统的可靠性和性能满足设计需求。同时,对于涉及到的FPGA(如Spartan-6 XC6SLX150T)和AM3517开发板的原理图设计也提供了重要的参考信息。