Veloce DFT App:加速芯片设计DFT验证,缩短开发周期

需积分: 0 0 下载量 141 浏览量 更新于2024-09-07 收藏 1.36MB PDF 举报
"本文档探讨了加速可测试性设计图形仿真在现代芯片行业的关键作用。传统芯片设计过程中,为了开发自动测试图形信号发生器(ATPG)、内置自测试(BIST)或功能图形,通常需要进行综合门级仿真,这在验证阶段往往成为设计周期中的瓶颈。Veloce DFT App 作为MentorGraphics的解决方案,引入了硬件加速的革新,能够在合理时间内高效运行完整的DFT验证图形,显著缩短了图形开发周期。 DFT验证是确保芯片测试架构和制造测试输入文件按预期工作的必要步骤,内容涵盖测试数据的准确性、扫描链完整性、BIST结构功能以及压缩/解压逻辑的正确性。然而,传统基于软件的仿真方法效率低下,可能导致DFT工程师占用关键路径,影响整体设计进度,甚至可能因急于流片而在验证不足的情况下进行。 理想的DFT验证应在流片前完成,但由于市场竞争和上市时间的压力,实际操作中往往只能进行初步验证。Veloce DFT App通过硬件加速,减少了验证过程中的仿真周期,使得DFT测试可以在项目时间框架内得以充分进行,从而加快产品上市速度,提升产品质量合格率,最终带来商业上的竞争优势。 验证过程涉及多方面,如插入动态验证的片上时钟控制器(OCC),增加内存和逻辑BIST所需的额外逻辑,以及对自定义初始化图形的功能性验证,包括处理低功耗测试模式。生成的测试图形必须具备高故障覆盖率,既能发现生产中的缺陷,又能防止产品在市场流通后出现故障,这对芯片制造商来说至关重要。 加速可测试性设计图形仿真技术是现代芯片产业提高效率、降低成本并确保产品质量的重要手段。Veloce DFT App以其高性能和无缝集成的优势,助力设计师在有限的时间内实现全面、可靠的DFT验证,从而推动整个行业的创新和进步。"