Hi3798MV100智能网络终端硬件设计指南

需积分: 50 13 下载量 135 浏览量 更新于2024-08-08 收藏 2.01MB PDF 举报
"Hi3798MV100智能网络终端媒体处理器硬件用户指南" 本文档详细介绍了Hi3798MV100芯片的硬件设计建议,这是一款由深圳市海思半导体有限公司生产的智能网络终端媒体处理器。Hi3798MV100集成了内部Power On Reset (POR)电路和Watchdog功能,简化了系统的设计。 在小系统设计建议方面,重点讨论了Clocking电路和复位与Watchdog电路的设计。对于Clocking电路,建议采用24MHz的外部晶体振荡电路,要求晶体的频偏不超过30ppm,以确保系统的稳定运行。推荐的晶体连接方式和器件参数如图3-1所示。为了保证时钟精度,晶体自身的负载电容需要与外部对地电容和PCB走线负载电容匹配。此外,系统时钟也可以直接由外部晶振时钟电路生成,通过XIN引脚输入。 在复位和Watchdog电路部分,Hi3798MV100内部包含了POR电路,与Watchdog信号相连,这意味着外部不需要额外的复位电路。这有助于降低系统复杂性并提高系统的可靠性。 Hi3798MV100芯片的硬件设计还包括了其他方面的考虑,如管脚描述、管脚复用寄存器配置、电气特性参数、PCB设计建议、热设计建议、焊接工艺、潮敏参数和注意事项。这些内容旨在为硬件工程师提供全面的设计指南,帮助他们实现高效且可靠的硬件解决方案。 该文档特别指出,产品和服务的使用受到海思公司的商业合同和条款约束,且文档内容不做任何明示或默示的保证。此外,随着产品版本的升级,文档内容可能会定期更新。因此,硬件设计者需要根据最新的文档信息来调整设计。 Hi3798MV100智能网络终端媒体处理器的硬件设计需要考虑诸多因素,包括时钟精度、系统复位机制以及遵循的电气和机械设计规范,这些都对系统的性能和稳定性至关重要。本文档是硬件设计工程师在开发基于Hi3798MV100平台的产品时的重要参考资料。