使用Cadence和Synopsys设计数字VLSI芯片的实践指南

需积分: 50 44 下载量 23 浏览量 更新于2024-08-06 收藏 17.76MB PDF 举报
"介绍如何使用Cadence和Synopsys CAD工具进行数字VLSI芯片设计的书籍" 在这本书中,作者详细讲解了利用Cadence和Synopsys的计算机辅助设计(CAD)工具进行数字集成电路设计的过程。书中涵盖了从CAD设计平台到实际芯片组装的整个流程,旨在帮助读者逐步掌握这些专业软件的使用技巧。 首先,书中提到了电路图输入和Verilog仿真,这是设计初期的重要步骤,用于验证逻辑设计的正确性。Verilog是一种硬件描述语言,用于描述数字系统的结构和行为,通过仿真可以检验设计的功能是否符合预期。 接下来,版图编辑是一个关键环节,其中介绍了使用Cadence的`path命令`创建路径的细节。在创建路径时,需要将Snap Mode设置为Orthogonal,确保路径线沿着垂直和水平轴绘制。路径线的对齐方式可以根据需要调整,宽度则应根据工艺规则设定,至少要满足最小宽度要求,但也可以自定义以适应特定需求。通过对话框,设计师可以在不同层之间切换,放置合适的接触,并在路径上进行工作。 在实际的电路设计中,例如反相器的实现,书中提到了连接晶体管源极到电源线(VDD和GND)的重要性。这些宽的金属连线应该足够宽以防止电迁移问题,通常建议电流密度不超过1~2mA/mm²。此外,为了防止锁定效应,CMOS设计中需要确保衬底连接到GND,nwel连接到VDD,这可以通过预定义的接触SUB-TAP和NTAP来实现。这些接触专门用于连接阱和衬底,对于确保设计的稳定性至关重要。 本书适合与集成电路设计理论的教科书配套使用,既可以作为高等院校相关课程的教材,也可以作为集成电路设计人员的培训资料。通过实例教学,读者能够学习如何使用这些CAD工具设计出可制造的数字集成电路,甚至包括一个完整的简化MIPS微处理器设计案例。 这本书全面介绍了Cadence和Synopsys CAD工具在数字VLSI芯片设计中的应用,不仅包含基础操作,还有实践经验分享,对于想要进入这一领域的学习者和工程师来说,是一本非常有价值的参考资料。