没有合适的资源?快使用搜索试试~ 我知道了~
首页CMOS和TTL集成门电路多余输入端的处理方 法
CMOS和TTL集成门电路在实际使用时经常遇到这样一个问题,即输入端有多余的,如何正确处理这些多余的输入端才能使电路正常而稳定的工作?本文给出了解决这个问题的方法,供大家参考。 CMOS门电路 CMOS门电路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静态时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信号易受外界干扰,所以在使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法: 与门和与非门电路 由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平。而与非门电路的逻辑功能是输入信号只要有低电平,输出信号就是高电平,只有当输入信号全部为高电平时,输出信号才是低电平。所以某输入端输入电平为高电平时,对电路的逻辑功能并无影响,即其它使用的输入端与输出端之间,仍具有与或者与非逻辑功能。这样对于CMOS与门、与非门电路的多余输入端就应采用高电平,即可通过限流电阻(500Ω)接电源。 或门、或非门电路 或门电路的逻辑功能是输
资源详情
资源评论
资源推荐
CMOS和和TTL集成门电路多余输入端的处理方集成门电路多余输入端的处理方 法法
CMOS和TTL集成门电路在实际使用时经常遇到这样一个问题,即输入端有多余的,如何正确处理这些多余的输
入端才能使电路正常而稳定的工作?本文给出了解决这个问题的方法,供大家参考。 CMOS门电路 CMOS门电
路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静
态时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信
号易受外界干扰,所以在使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法: 与门和与
非门电路 由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输
出端才为高电平。而与非门电路的逻辑功能是输入信号只要有低电平,输出信号就是高电平,只有当输入信号
全部为高电平时,输出信号才是低电平。所以某输入端输入电平为高电平时,对电路的逻辑功能并无影响,即
其它使用的输入端与输出端之间,仍具有与或者与非逻辑功能。这样对于CMOS与门、与非门电路的多余输入
端就应采用高电平,即可通过限流电阻(500Ω)接电源。 或门、或非门电路 或门电路的逻辑功能是输
CMOS和TTL集成门电路在实际使用时经常遇到这样一个问题,即输入端有多余的,如何正确处理这些多余的输入端才能使电
路正常而稳定的工作?本文给出了解决这个问题的方法,供大家参考。
CMOS门电路
CMOS门电路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静态
时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信号易受外界干
扰,所以在使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法:
与门和与非门电路
由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平。而与非
门电路的逻辑功能是输入信号只要有低电平,输出信号就是高电平,只有当输入信号全部为高电平时,输出信号才是低电平。
所以某输入端输入电平为高电平时,对电路的逻辑功能并无影响,即其它使用的输入端与输出端之间,仍具有与或者与非逻辑
功能。这样对于CMOS与门、与非门电路的多余输入端就应采用高电平,即可通过限流电阻(500Ω)接电源。
或门、或非门电路
或门电路的逻辑功能是输入信号只要有高电平输出信号就为高电平,只有输入信号全部为低电平时,输出信号才为低电平。而
或非门电路的逻辑功能是输入信号只要有高电平,输出信号就是低电平,只有当输入信号全部是低电平时输出信号才是高电
平。这样当或门或者或非门电路某输入端的输入信号为低电平时,并不影响门电路的逻辑功能。所以或门和或非门电路多余输
入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。
TTL门电路
TTL门电路一般由晶体三极管电路构成。根据TTL电路的输入伏安特性可知,当输入电压小于阐值电压UTH,即输入低电平时
输入电流比较大,一般在几百微安左右。当输入电压大于阈值电压UTH时,输入高电平时输入电流比较小,一般在几十微安
左右。由于输入电流的存在,如果TT L门电路输入端串接有电阻,则会影响输入电压。其输入阻抗特性为:当输入电阻较低
时,输入电压很小,随外接电阻的增加,输入电平增大,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,
这样即使输入端不接高电平,输入电压也为高电平,影响了低电平的输入。所以对于TTL电路多余输入端的处理,应采用以下
方法:
TTL与门和与非门电路
对于TTL与门电路,只要电路输入端有低电平输入,输出就是低电平。只有输入端全为高电平时,输出才为高电平。对于TTL
与非门而言,只要电路输入端有低电平输入,输出就为高电平,只有输入端全部为高电平时,输出才为低电平。根据其逻辑功
能,当某输入端外接高电平时对其逻辑功能无影响,根据这一特点应采用以下四种方法:将多余输入端接高电平,即通过限流
电阻与电源相连接;根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入
端悬空,此时输入端相当于外接高电平;通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;当TTL门电路的工作
速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
TTL或门、或非门
对于下TTL或门电路,逻辑功能是只要输入端有高电平输出端就为高电平,只有输入端全部为低电平时,输出端才为低电
平,TTL或非门电路,逻辑功能是只要输入端有高电平,输出端就为低电平,只有输入端全部为低电平时,输出才为高电平,
根据上述逻辑功能,TTL或门、或非门电路多余输入端的处理应采用以下方法:接低电平;接地;由TTL输入端的输入伏安特
性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
三态门之高阻态的理解
高阻态这是一个数字电路里常见的述语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级
电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,其电压值可以浮动
在高低电平之间的任意数值上,随它后面所接的电路而定。
高阻态的实质
weixin_38734008
- 粉丝: 12
- 资源: 916
上传资源 快速赚钱
- 我的内容管理 收起
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
会员权益专享
最新资源
- c++校园超市商品信息管理系统课程设计说明书(含源代码) (2).pdf
- 建筑供配电系统相关课件.pptx
- 企业管理规章制度及管理模式.doc
- vb打开摄像头.doc
- 云计算-可信计算中认证协议改进方案.pdf
- [详细完整版]单片机编程4.ppt
- c语言常用算法.pdf
- c++经典程序代码大全.pdf
- 单片机数字时钟资料.doc
- 11项目管理前沿1.0.pptx
- 基于ssm的“魅力”繁峙宣传网站的设计与实现论文.doc
- 智慧交通综合解决方案.pptx
- 建筑防潮设计-PowerPointPresentati.pptx
- SPC统计过程控制程序.pptx
- SPC统计方法基础知识.pptx
- MW全能培训汽轮机调节保安系统PPT教学课件.pptx
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论10