Cadence SPECCTRAQuest 仿真步骤
[摘要] 本文介绍了 Cadence SPECCTRAQuest 在高速数字电路的 PCB 设计中采用的基于信
号完整性分析的设计方法的全过程。从信号完整性仿真前的环境参数的设置,到对所有的
高速数字信号赋予 PCB 板级的信号传输模型,再到通过对信号完整性的计算分析找到设计
的解空间,这就是高速数字电路 PCB 板级设计的基础。
[关键词] 板级电路仿真 I/O Buffer Information Specification(IBIS)
1 引言
电路板级仿真对于今天大多数的 PCB 板级设计而言已不再是一种选择而是必然之路。
在相当长的一段时间,由于 PCB 仿真软件使用复杂、缺乏必需的仿真模型、PCB 仿真软
件成本偏高等原因导致仿真在电路板级设计中没有得到普及。随着集成电路的工作速度不
断提高,电路的复杂性不断增加之后,多层板和高密度电路板的出现等等都对 PCB 板级设
计提出了更新更高的要求。尤其是半导体技术的飞速发展,数字器件复杂度越来越高,门
电路的规模达到成千上万甚至上百万,现在一个芯片可以完成过去整个电路板的功能,从
而使相同的 PCB 上可以容纳更多的功能。PCB 已不仅仅是支撑电子元器件的平台,而变
成了一个高性能的系统结构。这样,信号完整性在 PCB 板级设计中成为了一个必须考虑的
一个问题。
传统的 PCB 板的设计依次经过电路设计、版图设计、PCB 制作等工序,而 PCB 的性
能只有通过一系列仪器测试电路板原型来评定。如果不能满足性能的要求,上述的过程就
需要经过多次的重复,尤其是有些问题往往很难将其量化,反复多次就不可避免。这些在
当前激烈的市场竞争面前,无论是设计时间、设计的成本还是设计的复杂程度上都无法满
足要求。在现在的 PCB 板级设计中采用电路板级仿真已经成为必然。基于信号完整性的
PCB 仿真设计就是根据完整的仿真模型通过对信号完整性的计算分析得出设计的解空间,
然后在此基础上完成 PCB 设计,最后对设计进行验证是否满足预计的信号完整性要求。如
果不能满足要求就需要修改版图设计。与传统的 PCB 板的设计比较既缩短了设计周期,又
降低了设计成本。
同时,随着软件业的高速发展,涌现出了越来越多操作更简便、功能更多、成本更低
的 EDA 软件。越来越完备的仿真模型也得以提供。所有这些都为 PCB 设计中广泛的采用
电路设计板级仿真提供了充分条件。
评论4