没有合适的资源?快使用搜索试试~ 我知道了~
首页1000BASE-X_SGMII_GMII_RGMII_MII_1000BASE-T接口定义.docx
1000BASE-X_SGMII_GMII_RGMII_MII_1000BASE-T接口定义.docx
需积分: 32 2.1k 浏览量
更新于2023-03-16
评论 4
收藏 855KB DOCX 举报
1000BASE-X_SGMII_GMII_RGMII_MII_1000BASE-T接口定义.docx
资源详情
资源评论
资源推荐

网络接口
1. OSI 模型
OSI 模型共 7 层,分别为物理层、数据链路层、网络层、传输层、会话层、
表示层及应用层。以下重要的兼容性接口是在物理层的体系结构中定义的。
2. MII
2.1. 参考模型

此接口的目的是在 MAC 子层和 PHY 之间提供一种简单、廉价且易于实现
的互连,以实现 10 Mb/s 和 100 Mb/s 的数据传输。
2.2. 接口特性
1) 支持 10 Mb/s 和 100 Mb/s 速率的数据传输和管理功能。
2) 数据和定界符与时钟参考同步。
3) 提供独立的四位宽发送和接收数据路径。
4) 使用 TTL 信号电平,兼容常见的数字 CMOS ASIC 工艺。
5) 提供了一个简单的管理界面。
6) 能够驱动有限长度的屏蔽电缆。
7) 提供全双工操作。
2.3. 应用
适用于 MAC 子层和 PHY 之间以及 PHY 和站管理实体之间的接口。 接口
的实现可以采用以下三种形式中的任何一种:
1) 用印刷电路板上的走线实现的芯片到芯片(集成电路到集成电路)接
口。
2) 两个或多个印刷电路板之间的母板到子板接口。

3) 用一段电缆和适当的连接器连接的两个印刷电路组件之间的接口。
该接口可作用与非屏蔽双绞线、屏蔽双绞线、光缆等。
2.4. 速率
MII 可以支持两种特定的数据速率,10 Mb/s 和 100 Mb/s。 两种数据速
率下的功能相同,信号时序关系也相同。 10 Mb/s 和 100 Mb/s 操作之间的
唯一区别是标称时钟频率。
2.5. MII 和 GMII 区别
在支持 MII 和 GMII 的操作站中,站的配置将包括根据所选 PHY 的数据速
率启用 MII 或 GMII 操作。 大多数 MII 和 GMII 信号使用相同的名称,但 RXD
和 TXD 数据束的宽度和控制信号的含义在 MII 和 GMII 操作之间有所不同。
GMII 传输路径时钟也与 MII 时钟有很大不同。
3. GMII
此接口的目的是在 MAC 层和 PHY 之间以及 PHY 和 STA 实体之间提供简
单且易于实现的互连。其接口所处于 OSI 模型的位置如下所示。

GMII 接口特性如下所示
a) 支持 1000 Mb/s 的操作。
b) data 和 delimiters 与时钟参考同步。
c) 提供 8 位宽的发送和接收数据通道。
d) 提供简单的管理界面。
e) 使用的信号电平,兼容常见的 CMOS 器件、ASIC 器件。
f) 提供全双工操作
3.1. 主要概念
a) GMII 基于 MII 接口定义。
b) 数据传输都由数据、定界符、错误和时钟信号提供。
c) 提供两个媒体状态信号。一个表示存在载波,另一个表示发生冲突。

d) GMII 使用由两个信号组成的 MII 管理接口。
e) 保留了 MII 信号名称,大多数信号的功能相同,但为 1000 Mb/s 操
作定义了额外的有效信号组合。
f) 协调子层将 GMII 提供的信号集映射到提供给 MAC 的 PLS 服务原语。
g) GMII 信号被定义为使得一个实现可以将大多数 GMII 信号的类似 PMA
服务接口复用。
h) GMII 还可以支持低功耗空闲 (LPI) 信令
3.2. 应用
本接口适用于 MAC 和 PHY 之间以及 PHY 和站管理实体之间的接口。 接
口的实现主要是作为芯片到芯片,通过印刷电路板上的走线实现。 不排除两个
或多个印刷电路板之间的母板到子板接口。 不排除使用 GMII 作为同一芯片上
逻辑模块之间的接口。
此接口用于提供媒体独立性,以便可以将相同的媒体访问控制器与任何铜
缆和光缆 PHY 类型一起使用。
3.3. 接口速率
GMII 仅支持 1000 Mb/s 操作。提供 GMII 的 PHY 应支持 1000 Mb/s
剩余22页未读,继续阅读

















安全验证
文档复制为VIP权益,开通VIP直接复制

评论0