没有合适的资源?快使用搜索试试~ 我知道了~
首页基于EDA的4位十进制频率计原理与设计
基于EDA的4位十进制频率计原理与设计
需积分: 10 577 浏览量
更新于2023-03-16
评论 3
收藏 67KB DOC 举报
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要产生一个锁存信号LOAD,在该信号上升沿时,将计数器在前1秒钟的计数值锁存进各锁存器REG4B中,并由外部的7段译码器译出,显示计数值。设置锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。锁存信号之后,必须有一清零信号RST_CNT对计数器进行清零,为下1秒钟的计数操作作准备。其工作时序波形如图7-2。
资源详情
资源评论
资源推荐

实验七 4 位十进制频率计原理与设计
一、实验目的
1、 深入学习数字系统设计的方法与步骤
2、 设计 4 位十进制频率计,学习较复杂的数字系统设计方法。
二、实验仪器
PC 机 , 操 作 系 统 为 Windows2000/XP , 本 课 程 所 用 系 统 均 为
WindowsXP,Quartus II 5.1 设计平台,GW48 系列 SOPC/EDA 实验开发系统。
三、实验原理
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为 1 秒的
对输入信号脉冲计数允许的信号;1 秒计数结束后,计数值锁入锁存器的锁存信号和为下
一测频计数周期作准备的计数器清 0 信号。这 3 个信号可以由一个测频控制信号发生器产
生,即图 7-1 中的 TESTCTL,它的设计要求是,TESTCTL 的计数使能信号 CNT_EN 能产
生一个 1 秒脉宽的周期信号,并对频率计的每一计数器 CNT10 的 ENA 使能端进行同步控
制。当 CNT_EN 高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停
止计数期间,首先需要产生一个锁存信号 LOAD,在该信号上升沿时,将计数器在前 1 秒
钟的计数值锁存进各锁存器 REG4B 中,并由外部的 7 段译码器译出,显示计数值。设置
锁存器的好处是,显示的数据稳定,不会由于周期性的清零信号而不断闪烁。锁存信号之
后,必须有一清零信号 RST_CNT 对计数器进行清零,为下 1 秒钟的计数操作作准备。其
工作时序波形如图 7-2。
图 7-2 频率计测频控制器 TESTCTL 测控时序图
44
















安全验证
文档复制为VIP权益,开通VIP直接复制

评论0