没有合适的资源?快使用搜索试试~ 我知道了~
首页FE2.1中文资料.doc
资源详情
资源评论
资源推荐

注释: (csdn: 稻草人)
1: 内部集成了上电复位电路, 外围可以省了.
2: 5V,3V,1.8v 三个输入口, 加 10uF 电容, 其它都不用大电容 ,100uF 什么的, 用不上
3: 小电容也省了, 别一个 VDD 加一个 104, 实测, 不加也一直正常跑
FE2.1
高速七端口 USB2.0 集线器控制芯片
一引言
FE2.1 芯片是高度集成,七端口 USB2.0 集线器方案。
FE2.1 适应多样任务译码器(MMT)风格,借此达到最大
的数据输出。六个(而不是两个)非周期数据处理缓冲器被
用来将潜在的传输干扰降至最低。整个设计基于状态机控制原理,
降低了相应延迟时间。该芯片中没有使用微控制器。
为了保证高品质,整个芯片覆盖测试扫描链—包括高速模块
(频率 480MHz),所以在运行前可以检测所有逻辑组件。
芯片拥有特殊的自检建立模式,可以在封装和测试阶段测试
高速、全速和低速模拟前端结束(AFE)元件。
通过使用 0.18 微米制造工艺和全面电源/时钟控制机制
实现低功耗。若无必要,芯片的大部分不会被锁住。
特点:
■ 低功耗:
□七个下行端口全部在高速模式工作时电流为155mA,
□一个下行端口工作在高速模式下电流为66mA,
■ 完全符合通用串行总线规范修订版 2.0(USB2.0):

□上传端口支持高速度(480MHz信)和全速(12MHZ)模式;
□7下行端口支持高速(480MHz信),全速(12MHz)和低速(1.5MHz)模式;。
■集成上传1.5KΩ上拉电阻、下行1.5KΩ下拉电阻和串行电阻;
■集成 5V 转 3.3V 和 1.8V 的电压调节器;
■集成上电复位电路
■集成 12MHz 的振荡器与反馈电阻和晶体负载电容;
■集成 12MHz 转 480MHz 锁相回路;
■多种任务译码器
□一个任务译码器负责一个下行端口;
□单任务译码器采用备用接口 0,多任务译码器用备用接口 1;
□每个任务译码器可以处理 64 个开始分散任务、32 个完全分散任
务和 6 个无周期任务;
■只支持自供电模式
■主板配置选项——
□成组或单独的电源控制模式选项;
□全局、多模块或单模块过流保护选项;
□配置可拆卸或不可拆卸下行设备;
□选择下行端口数目;
■电可擦可编程只读存储器配置选项——
□供应商 ID、产品 ID 和设备发行数量;
□可拆卸或不可拆卸下行设备配置;
□编号;
□下行端口数目:
■综合状态指标支持
□标准下行端口状态指示灯(每个下行端口有绿色和琥珀色 LED 控
制指示灯);

□集线器工作/暂停状态 LED 指示灯;
■支持微软 Windows98SE/ME,2000,XP 和 Vista 操作系统;
■支持 Mac OS 8.6 及以上操作系统;
■支持 Linux 内核 2.4.20 及以上系统;
封装:
■64 针脚 LQFP(大小:10×10mm)
■48 针脚 LQFP (大小: 7×7mm )
框图
封装类型Ⅰ——64 针脚 LQFP
(面积大小:10×10mm)
剩余14页未读,继续阅读


















安全验证
文档复制为VIP权益,开通VIP直接复制

评论0