90nm CMOS 60GHz 802.11ad集成收发器:高性能与创新设计

1 下载量 56 浏览量 更新于2024-07-15 收藏 2.89MB PDF 举报
本文介绍了一款专为IEEE 802.11ad应用设计的全集成60 GHz CMOS收发器,该技术在90纳米CMOS工艺下表现出卓越性能,相较于现有技术具有显著的进步。其研发基于一种现场电路协同设计方法论,实现了接收器、发射器、PLL(锁相环)合成器以及LO(本地振荡器)路径的单片集成,采用了滑动中频架构。 这款创新的60 GHz CMOS收发器支持高达16QAM调制方式,每通道数据传输速率可达6 Gbit/s,具有出色的误码率(EVM),其值低于-20 dB,确保了极高的信号质量。接收器部分的设计尤其值得关注,它实现了可配置的转换增益范围,从36 dB到64 dB,同时噪声系数在57 GHz至64 GHz频率范围内保持在7.1 dB,仅消耗177 mW的功率,体现出高效的能源利用。 在发射器方面,它具备大约26 dB的转换增益,输出1 dB压缩点(P1dB)达到8 dBm,饱和输出功率超过10 dBm。这使得其在1.2 V供电下,即使在高功率需求下也能保持稳定性能,仅需消耗252 mW的电能。整体设计不仅提升了无线通信的效率,还兼顾了功耗优化,对于高速、低功耗的无线应用场景非常适用。 通过采用CMOS工艺和滑动中频架构,这款收发器实现了小型化和低功耗,符合现代无线通信系统对高性能和便携性的要求。它的成功实现,对于推动60 GHz无线通信标准的发展和实际应用具有重要意义,预示着未来的无线设备将拥有更快的数据传输速度和更高的信号质量,从而提升用户体验并促进无线通信技术的进一步革新。