OrCAD原理图设计教程:设置与图形编辑
需积分: 16 45 浏览量
更新于2024-08-21
收藏 3.86MB PPT 举报
"OrCAD图文教程 - 设置后元件图形"
在电子设计自动化(EDA)领域,OrCAD是一款广泛使用的原理图设计软件,尤其在中高端设计中占据重要地位。本教程将聚焦于如何在OrCAD中设置后元件图形,包括隐藏引脚名称以及放置差分信号输入极性标记。
首先,关于隐藏引脚名称,这通常是为了提高图纸的清晰度,减少不必要的视觉干扰。在OrCAD中,你可以通过以下步骤实现:
1. 打开你的设计项目,进入原理图编辑界面。
2. 选择你需要操作的元件,通常可以通过双击或选中元件来实现。
3. 在元件属性设置中,找到引脚名称显示的选项。这可能在“Pin Properties”或“Display Options”中。
4. 取消勾选显示引脚名称的复选框,或者根据需要选择仅在需要时显示。
5. 应用更改并保存,此时元件的引脚名称将会被隐藏。
接下来,我们将讨论如何放置差分信号输入极性标记。差分信号是一种重要的信号传输方式,尤其在高速电路设计中,确保正确的极性标识至关重要:
1. 同样在OrCAD的原理图编辑器中,找到放置工具栏,通常包含各种符号和标注。
2. 点击横幅快捷按钮中的小箭头,这将关闭网格吸附功能,允许你自由移动对象而不受栅格限制。
3. 接下来,选择文本工具(A按钮),这将允许你在图纸上放置文本。
4. 在文本编辑窗口中输入“+”,这是差分信号正极性的常见表示。
5. 确认你的输入(通常是点击OK或按Enter键)。
6. 使用鼠标,将“+”符号放到你需要的位置,这通常是差分对的正极引脚附近。
7. 为了精确对齐,你可以重新开启网格吸附功能,然后微调位置。
8. 最后,保存你的改动,差分信号输入极性标记就设置完成了。
OrCAD与其他EDA工具,如Protel(现为Altium Designer)、Pads和Cadence Allegro相比,各有优势。Cadence Allegro以其强大的PCB布局和仿真能力,在高速板设计领域独占鳌头。如果你主要处理高速电路设计,Cadence Allegro可能是更好的选择,因为它提供了全面的信号完整性仿真工具。而Pads则因其易用性和广泛的适用性,成为许多中小型企业首选的中低端设计工具。
在选择EDA软件时,应考虑你的具体需求、学习曲线以及社区支持。对于初学者,像Protel这样的工具可能更易于上手,但对于专业级的高速电路设计,Cadence Allegro无疑提供了更高的性能和功能。
掌握OrCAD的这些高级设置技巧,将有助于提升你的原理图设计效率和质量,使你能更好地应对各种复杂的电路设计挑战。在实际工作中,不断学习和熟练运用这些工具,将对你的职业生涯产生积极的影响。
263 浏览量
2009-06-06 上传
2013-04-28 上传
2011-05-11 上传
2013-05-09 上传
2012-12-26 上传
2015-05-23 上传
点击了解资源详情
点击了解资源详情
韩大人的指尖记录
- 粉丝: 30
- 资源: 2万+
最新资源
- 深入浅出:自定义 Grunt 任务的实践指南
- 网络物理突变工具的多点路径规划实现与分析
- multifeed: 实现多作者间的超核心共享与同步技术
- C++商品交易系统实习项目详细要求
- macOS系统Python模块whl包安装教程
- 掌握fullstackJS:构建React框架与快速开发应用
- React-Purify: 实现React组件纯净方法的工具介绍
- deck.js:构建现代HTML演示的JavaScript库
- nunn:现代C++17实现的机器学习库开源项目
- Python安装包 Acquisition-4.12-cp35-cp35m-win_amd64.whl.zip 使用说明
- Amaranthus-tuberculatus基因组分析脚本集
- Ubuntu 12.04下Realtek RTL8821AE驱动的向后移植指南
- 掌握Jest环境下的最新jsdom功能
- CAGI Toolkit:开源Asterisk PBX的AGI应用开发
- MyDropDemo: 体验QGraphicsView的拖放功能
- 远程FPGA平台上的Quartus II17.1 LCD色块闪烁现象解析