JEDEC标准4.1.3:EE1002与EE1002A SPD EEPROM规范

版权申诉
0 下载量 77 浏览量 更新于2024-06-28 收藏 1.13MB PDF 举报
"JEDEC SPD4_01_03R19-01 2022 Definition of the EE1002 and EE1002A Serial Presence Detect (SPD) EEPROMs" 本文档定义了JEDEC标准No.21-C中关于EE1002和EE1002A串行存在检测(SPD)EEPROM的规范,旨在统一行业标准,确保设备的互换性、多源供应,消除混淆,并简化设备规格和使用。此标准由JEDEC固态技术协会(Joint Electron Device Engineering Council)发布,是内存模块应用中SPD EEPROM接口参数、信号协议和功能的标准。 1. 范围 该标准涵盖了用于内存模块应用的SPD EEPROM的接口参数、信号协议和特性。其目的是为EE1002和EE1002A SPD逻辑器件制定一个标准,以实现一致性、多种来源、消除混乱,并便于设备规格说明和使用。 2. 设备标准 EE1002是一种256字节的EEPROM设备,设计适用于1.8V至3.3V标称电压范围。而EE1002A是类似的设备,但供电电压限制在3.3V标称值,且具有更高的峰值性能特征。两者都是串行接口的非易失性存储器,用于存储内存模块的相关配置信息,如内存类型、速度、电压等。 3. 术语更新 传统上,"主"(master)和"从"(slave)这两个术语被用于描述设备之间的关系,但在本标准中已被"控制器"(controller)和"目标"(target)所取代,以更现代、中性的语言进行表述。 4. 设备操作 这些EEPROM设备通常与内存模块上的控制器(如DIMM)通信,提供有关内存配置的重要信息。例如,它们可以包含DRAM的速度等级、时序设置、电压要求和温度监控数据等。这使得系统主板能够自动配置内存参数,无需用户手动干预。 5. 接口和协议 EE1002和EE1002A遵循特定的信号协议,这包括I²C(Inter-Integrated Circuit)或SPI(Serial Peripheral Interface)等低速串行通信协议,允许系统读取和写入EEPROM中的数据。这些协议定义了数据传输速率、时钟信号、数据线和控制线的使用等。 6. 兼容性和可靠性 由于JEDEC标准的存在,不同制造商生产的EE1002和EE1002A设备应具有兼容性,这意味着内存模块制造商可以选择多个供应商,而不必担心与系统平台的兼容性问题。此外,这些设备通常设计为耐高温和长期可靠运行,以适应服务器、台式机和笔记本电脑等广泛的应用环境。 JEDEC SPD4_01_03R19-01 2022标准提供了EE1002和EE1002A SPD EEPROM的详细规范,确保了内存模块的标准化和兼容性,对于内存产业的发展和技术创新具有重要意义。