ARM架构基础:常用概念详解与注意事项
46 浏览量
更新于2024-09-01
收藏 106KB PDF 举报
本文主要针对ARM架构中的关键概念进行了详尽解析,涵盖了ARM体系中的各种专业术语和工作原理。首先,我们介绍了几个常见的英文缩写:
1. MSB (Most Significant Bit) - 最高位,表示二进制数中的最高有效位。
2. LSB (Least Significant Bit) - 最低位,代表二进制数中的最低有效位。
3. AHB (Advanced High-performance Bus) - 高性能总线,用于连接处理器内部核心组件。
4. VPB (VLSI Peripherals Bus) - VLSI外设总线,负责连接片内外设功能。
5. EMC (External Memory Controller) - 外部存储器控制器,管理外部数据存储器的读写操作。
6. MAM (Memory Acceleration Module) - 存储器加速模块,优化存储器访问速度。
7. VIC (Vector Interrupt Controller) - 向量中断控制器,管理中断处理流程。
8. SPI (Serial Peripheral Interface) - 全双工串行接口,常用于数据通信。
9. CAN (Controller Area Network) - 控制器局域网,一种串行通信标准,主要用于汽车电子系统。
10. PWM (Pulse Width Modulation) - 脉宽调制技术,用于精确控制电压或电流。
文章特别强调了MAM和VIC的使用注意事项,MAM在修改定时值时需要先关闭再重置,根据系统时钟频率调整Flash访问时间。VIC则涉及中断向量的映射,当代码在片内RAM运行时,需将中断向量表定位到Flash的特定地址。
此外,文章还讨论了ARM启动代码的设计,这是处理器启动过程中至关重要的部分,通常使用汇编语言编写,包括中断向量表设置、内存初始化、堆栈配置、设备初始化以及设置处理器模式等步骤。
IRQ(Interrupt Request)和FIQ(Fast Interrupt Request)的区别在于中断优先级和处理速度。IRQ用于一般的中断处理,而FIQ是快速中断,处理速度更快但要求中断处理结束后立即返回,且不能被其他中断打断。FIQ模式有更多影子寄存器,不能调用软件中断,并且在处理期间必须禁用中断。
最后,文章详细阐述了ARM处理器对异常中断的响应流程,包括保存当前状态、中断屏蔽位和条件标志,设置中断处理程序,以及恢复处理后的状态等步骤。理解这些基本概念有助于深入掌握ARM架构的底层工作原理。
2020-10-20 上传
2020-08-02 上传
2020-07-29 上传
2020-07-19 上传
2020-08-14 上传
2020-10-19 上传
2020-07-28 上传
2010-06-14 上传
weixin_38551187
- 粉丝: 3
- 资源: 908
最新资源
- 天池大数据比赛:伪造人脸图像检测技术
- ADS1118数据手册中英文版合集
- Laravel 4/5包增强Eloquent模型本地化功能
- UCOSII 2.91版成功移植至STM8L平台
- 蓝色细线风格的PPT鱼骨图设计
- 基于Python的抖音舆情数据可视化分析系统
- C语言双人版游戏设计:别踩白块儿
- 创新色彩搭配的PPT鱼骨图设计展示
- SPICE公共代码库:综合资源管理
- 大气蓝灰配色PPT鱼骨图设计技巧
- 绿色风格四原因分析PPT鱼骨图设计
- 恺撒密码:古老而经典的替换加密技术解析
- C语言超市管理系统课程设计详细解析
- 深入分析:黑色因素的PPT鱼骨图应用
- 创新彩色圆点PPT鱼骨图制作与分析
- C语言课程设计:吃逗游戏源码分享