ofSheet
Date:
Title:
Ver:
A
B
C
D
1234
D
C
B
A
4 3 2 1
Sheet Size: B Rev:
Drawn By
MGTREFCLK1N_116_F5
MGTREFCLK1P_116_F6
MGTREFCLK0N_116_H5
MGTREFCLK0P_116_H6
MGTRXN3_116_B6
MGTRXP3_116_B5
MGTTXN3_116_A4
MGTTXP3_116_A3
MGTRXN2_116_D6
MGTRXP2_116_D5
MGTTXN2_116_B2
MGTTXP2_116_B1
MGTRXN1_116_E4
MGTRXP1_116_E3
MGTTXN1_116_C4
MGTTXP1_116_C3
MGTRXN0_116_G4
MGTRXP0_116_G3
MGTTXN0_116_D2
MGTTXP0_116_D1
6vlx240tff1156
BANK 116
DUT
MGTREFCLK1N_114_T5
MGTREFCLK1P_114_T6
MGTREFCLK0N_114_V5
MGTREFCLK0P_114_V6
MGTRXN3_114_R4
MGTRXP3_114_R3
MGTTXN3_114_P2
MGTTXP3_114_P1
MGTRXN2_114_U4
MGTRXP2_114_U3
MGTTXN2_114_T2
MGTTXP2_114_T1
MGTRXN1_114_W4
MGTRXP1_114_W3
MGTTXN1_114_V2
MGTTXP1_114_V1
MGTRXN0_114_AA4
MGTRXP0_114_AA3
MGTTXN0_114_Y2
MGTTXP0_114_Y1
6vlx240tff1156
BANK 114
DUT
MGTREFCLK1N_112_AH5
MGTREFCLK1P_112_AH6
MGTREFCLK0N_112_AK5
MGTREFCLK0P_112_AK6
MGTRXN3_112_AJ4
MGTRXP3_112_AJ3
MGTTXN3_112_AK2
MGTTXP3_112_AK1
MGTRXN2_112_AL4
MGTRXP2_112_AL3
MGTTXN2_112_AM2
MGTTXP2_112_AM1
MGTRXN1_112_AM6
MGTRXP1_112_AM5
MGTTXN1_112_AN4
MGTTXP1_112_AN3
MGTRXN0_112_AP6
MGTRXP0_112_AP5
MGTTXN0_112_AP2
MGTTXP0_112_AP1
6vlx240tff1156
BANK 112
DUT
MGTRREF_115_AN7
MGTAVTTRCAL_115_AP7
MGTREFCLK1N_115_M5
MGTREFCLK1P_115_M6
MGTREFCLK0N_115_P5
MGTREFCLK0P_115_P6
MGTRXN3_115_J4
MGTRXP3_115_J3
MGTTXN3_115_F2
MGTTXP3_115_F1
MGTRXN2_115_K6
MGTRXP2_115_K5
MGTTXN2_115_H2
MGTTXP2_115_H1
MGTRXN1_115_L4
MGTRXP1_115_L3
MGTTXN1_115_K2
MGTTXP1_115_K1
MGTRXN0_115_N4
MGTRXP0_115_N3
MGTTXN0_115_M2
MGTTXP0_115_M1
6vlx240tff1156
BANK 115
DUT
MGTREFCLK1N_113_AB5
MGTREFCLK1P_113_AB6
MGTREFCLK0N_113_AD5
MGTREFCLK0P_113_AD6
MGTRXN3_113_AC4
MGTRXP3_113_AC3
MGTTXN3_113_AB2
MGTTXP3_113_AB1
MGTRXN2_113_AE4
MGTRXP2_113_AE3
MGTTXN2_113_AD2
MGTTXP2_113_AD1
MGTRXN1_113_AF6
MGTRXP1_113_AF5
MGTTXN1_113_AF2
MGTTXP1_113_AF1
MGTRXN0_113_AG4
MGTRXP0_113_AG3
MGTTXN0_113_AH2
MGTTXP0_113_AH1
6vlx240tff1156
BANK 113
DUT
ASSY P/N: 0431766
PCB P/N: 1280687
SCH P/N: 0381519
LX240T ONLY
SCHEM, ROHS COMPLIANT
LX240T ONLY
ML605
FPGA MGT Banks
FPGA MGT Banks
BF
05
3-7-2012_16:49
4810
E
FMC_HPC_DP4_M2C_N
16
10
FMC_HPC_GBTCLK1_M2C_C_N
10
FMC_HPC_GBTCLK1_M2C_C_P
10FMC_HPC_GBTCLK0_M2C_C_N
10FMC_HPC_GBTCLK0_M2C_C_P
FMC_HPC_GBTCLK0_M2C_N16
FMC_HPC_GBTCLK0_M2C_P16
FMC_LPC_GBTCLK0_M2C_C_N 10
FMC_LPC_GBTCLK0_M2C_C_P 10
AB5
AB6
AD5
AD6
AC4
AC3
AB2
AB1
AE4
AE3
AD2
AD1
AF6
AF5
AF2
AF1
AG4
AG3
AH2
AH1
U1
22 FMC_HPC_CLK2_M2C_MGT_P
1
2
X5R
10V
0.1UF
C399
1
2
X5R
10V
0.1UF
C423
AN7
AP7
M5
M6
P5
P6
J4
J3
F2
F1
K6
K5
H2
H1
L4
L3
K2
K1
N4
N3
M2
M1
U1
FMC_LPC_GBTCLK0_M2C_N
20
2
1
C422
0.1UF
10V
X5R
FMC_LPC_GBTCLK0_M2C_P
20
AH5
AH6
AK5
AK6
AJ4
AJ3
AK2
AK1
AL4
AL3
AM2
AM1
AM6
AM5
AN4
AN3
AP6
AP5
AP2
AP1
U1
10FMC_HPC_CLK2_M2C_MGT_C_N
10FMC_HPC_CLK2_M2C_MGT_C_N
10FMC_HPC_CLK2_M2C_MGT_C_P
22 FMC_HPC_CLK2_M2C_MGT_N
10FMC_HPC_CLK3_M2C_MGT_C_N
10FMC_HPC_CLK3_M2C_MGT_C_P T5
T6
V5
V6
R4
R3
P2
P1
U4
U3
T2
T1
W4
W3
V2
V1
AA4
AA3
Y2
Y1
U1
F5
F6
H5
H6
B6
B5
A4
A3
D6
D5
B2
B1
E4
E3
C4
C3
G4
G3
D2
D1
U1
1
2
R213
100
1/16W
1%
MGT_AVTT
PCIE_TX7_P
21
PCIE_TX7_N
21
PCIE_RX7_P 21
PCIE_RX7_N 21
PCIE_TX6_P
21
PCIE_TX6_N
21
PCIE_RX6_P 21
PCIE_RX6_N 21
PCIE_TX5_P
21
PCIE_TX5_N
21
PCIE_RX5_P 21
PCIE_RX5_N 21
PCIE_TX4_P
21
PCIE_TX4_N
21
PCIE_RX4_P 21
PCIE_RX4_N 21
22PCIE_250M_MGT1_P
22PCIE_250M_MGT1_N
NC
NC
16
FMC_HPC_DP7_C2M_P
16
FMC_HPC_DP7_C2M_N
16
FMC_HPC_DP7_M2C_P
16
FMC_HPC_DP7_M2C_N
16
FMC_HPC_DP6_C2M_P
16
FMC_HPC_DP6_C2M_N
FMC_HPC_DP6_M2C_P
16
FMC_HPC_DP6_M2C_N
16
16
FMC_HPC_DP5_C2M_P
16
FMC_HPC_DP5_C2M_N
16
FMC_HPC_DP5_M2C_P
16
FMC_HPC_DP5_M2C_N
FMC_HPC_DP4_C2M_P
16
FMC_HPC_DP4_C2M_N
16
FMC_HPC_DP4_M2C_P
16
FMC_LPC_DP0_C2M_P
20
FMC_LPC_DP0_C2M_N
20
20
FMC_LPC_DP0_M2C_P
20
FMC_LPC_DP0_M2C_N
23
SFP_TX_P
23
SFP_TX_N
SFP_RX_P
23
SFP_RX_N
23
SMA_TX_P 30
SMA_TX_N 30
SMA_RX_P 30
SMA_RX_N 30
SGMII_TX_P
24
SGMII_TX_N
24
SGMII_RX_P
24
SGMII_RX_N
24
SGMIICLK_QO_P
30
SGMIICLK_QO_N
30
SMA_REFCLK_P 30
SMA_REFCLK_N 30
16
FMC_HPC_DP3_C2M_P
16
FMC_HPC_DP3_C2M_N
FMC_HPC_DP3_M2C_P
16
FMC_HPC_DP3_M2C_N
16
FMC_HPC_DP2_C2M_P
16
FMC_HPC_DP2_C2M_N
16
FMC_HPC_DP2_M2C_P
16
FMC_HPC_DP2_M2C_N
16
16
FMC_HPC_DP1_C2M_P
16
FMC_HPC_DP1_C2M_N
16
FMC_HPC_DP1_M2C_P
16
FMC_HPC_DP1_M2C_N
16
FMC_HPC_DP0_C2M_P
16
FMC_HPC_DP0_C2M_N
FMC_HPC_DP0_M2C_P
16
FMC_HPC_DP0_M2C_N
16
22 FMC_HPC_CLK3_M2C_MGT_N
22 FMC_HPC_CLK3_M2C_MGT_P FMC_HPC_CLK3_M2C_MGT_C_P10
FMC_HPC_CLK3_M2C_MGT_C_N10
1
2
X5R
10V
0.1UF
C396
2
1
C397
0.1UF
10V
X5R
2
1
C398
0.1UF
10V
X5R
10FMC_HPC_CLK2_M2C_MGT_C_P
21
PCIE_TX3_P
21
PCIE_TX3_N
21PCIE_RX3_P
21PCIE_RX3_N
21
PCIE_TX2_P
21
PCIE_TX2_N
21PCIE_RX2_P
21PCIE_RX2_N
21
PCIE_TX1_P
21
PCIE_TX1_N
21PCIE_RX1_P
21PCIE_RX1_N
21
PCIE_TX0_P
21
PCIE_TX0_N
21PCIE_RX0_P
21PCIE_RX0_N
PCIE_100M_MGT0_P 22
PCIE_100M_MGT0_N 22
1
2
X5R
10V
0.1UF
C425
2
1
C424
0.1UF
10V
X5R
FMC_HPC_GBTCLK0_M2C_C_P 10
FMC_HPC_GBTCLK0_M2C_C_N 10
FMC_LPC_GBTCLK0_M2C_C_P 10
FMC_LPC_GBTCLK0_M2C_C_N 10
1
2
X5R
10V
0.1UF
C427
2
1
C426
0.1UF
10V
X5R
FMC_HPC_GBTCLK1_M2C_P16
FMC_HPC_GBTCLK1_M2C_N16
10FMC_HPC_GBTCLK1_M2C_C_P
10FMC_HPC_GBTCLK1_M2C_C_N