使用Cadence IC5141在VDD电源路径中创建N型PATH

需积分: 12 4 下载量 70 浏览量 更新于2024-09-07 收藏 861KB PDF 举报
"IC布局中的PATH制作方法" 在集成电路设计中,版图绘制是至关重要的步骤,而PATH(路径)的创建能有效地简化隔离带的绘制,提高工作效率。本摘要将详细讲解如何在IC布局中利用PATH进行高效设计,特别是在使用如Cadence IC5141这样的布局工具时。 首先,明确PATH的需求。在制作PATH之前,我们需要确定PATH所涉及的层次及其规则。例如,一个N型PATH通常用于VDD电源,涉及的层次包括Nwell、NPLUS、Active、Contact和Metal1。这些层次之间的间距和连接都有特定的设计规则,必须遵循以确保电路性能和可靠性。 制作PATH有两种方式:通过Cadence Virtuoso的图形界面或使用Skill语言编程。这里我们将重点介绍图形界面的制作步骤: 1. 创建测试CELL:在Virtuoso中,选择“Cell”工具栏,然后点击“Create” -> “MultipartPath”。接着,按F3键打开PATH设置窗口。 2. PATH设置详解: - TemplateName:为你的PATH命名,方便后续调用。 - MPPTemplate:这里是保存和选择PATH模板的地方,新建PATH时在此选择“New”。 - RODName:默认设置即可,主要用于调用PATH时自动生成的名称,也可自定义。 - Choppable:用于指定可以切割的层次,例如,如果你想保留Active、NPLUS、Nwell,而移除Metal和Contact,只需在对应的Subpart界面中选中“Choppable”。 - Width:定义PATH的宽度,基于参考层次。通常,以Active作为参考,因为它的尺寸对其他层次有直接影响。 - EndType:定义PATH的端点形状,可以根据个人喜好或设计需求选择。 - Offset:在调用PATH时才发挥作用,用于调整PATH相对于光标的位置,例如设置为5um,PATH将在光标点5um处开始。 3. 创建PATH的后续步骤: - 在“Subpart”界面,你可以详细配置各层次的参数,如宽度、Choppable属性等。 - 使用快捷键如“Shirt+c”(Chop)结合Choppable属性,可以方便地裁剪PATH以适应设计需求。 - 完成PATH设置后,保存并在布局中调用,根据规则和设计要求进行调整。 PATH的创建是IC布局中的一个重要技巧,它能够帮助设计师快速、准确地绘制复杂版图,同时减少了人为错误的可能性。熟练掌握PATH的制作和应用,对于提升设计效率和质量具有显著作用。