Cadence Allegro V16.3新特性:FlexDesign增强与HDI优化
需积分: 3 107 浏览量
更新于2024-08-01
收藏 1.79MB PDF 举报
"Allegro_V163版本的改进"
Cadence Allegro V16.3版本是一个重要的软件更新,带来了多项新特性和增强功能,主要集中在柔性设计、设计微细化、HDI(高密度互连)设计以及设计规则检查(DRC)等方面。以下是对这些改进的详细说明:
1. **FlexDesign增强**
- **EtchEdit Tools**:新增了ContourLock功能,特别适用于软板设计。这个功能使设计师在单线和多线路由模式下能保持走线与板边缘或现有连接的一致性,确保曲形转角的精确性。
- **Enhanced Arc Editing**:圆弧编辑功能得到了显著提升。slide命令现在可以动态调整圆弧半径,将尖角转换为圆弧,同时在移动直线部分时,与其相连的圆弧会自动同步更新。此外,当滑动连接到pin或via的直线部分时,可以设置不同的进入角度。
2. **Multi-Line Generator**
- 这是一项创新工具,允许设计师在无连线关系的情况下预先规划走线。用户可以设定线的数量、宽度和间距,然后将这些预设的走线连接到指定的pin或via,提高了设计效率。
3. **HDI Constraint-Driven Flow**
- **Via List Viewer**:提供了直观的图形界面,展示板上的via堆栈情况。用户可以根据需求自定义via在查看器中的颜色、层可见性以及提示信息,使得via布局一目了然。
- **Via List DRC**:增强了via的DRC检查,能够对via群组进行细致的分析,确保HDI设计的准确性。
这些更新不仅提升了Allegro在处理复杂HDI设计时的性能,还通过增加3D显示效果,为机构检视提供了便利。设计规范的更新针对高速设计和制造友好性(DFM)添加了新的规则设定,这将进一步加强设计的全面检查,减少潜在问题,提高设计的成功率和可靠性。
Cadence Allegro V16.3版本的改进显著提升了电路板设计的精度、效率和灵活性,特别是在应对日益复杂和密集的电子设计挑战时。这些增强的特性使设计师能够更好地应对设计微细化和HDI技术的发展,从而推动电子行业的创新步伐。
2011-07-04 上传
2020-04-16 上传
2022-07-15 上传
2021-10-03 上传
2022-09-23 上传
2022-07-14 上传
2022-09-21 上传
2021-05-23 上传
supgao
- 粉丝: 0
- 资源: 1
最新资源
- JavaScript实现的高效pomodoro时钟教程
- CMake 3.25.3版本发布:程序员必备构建工具
- 直流无刷电机控制技术项目源码集合
- Ak Kamal电子安全客户端加载器-CRX插件介绍
- 揭露流氓软件:月息背后的秘密
- 京东自动抢购茅台脚本指南:如何设置eid与fp参数
- 动态格式化Matlab轴刻度标签 - ticklabelformat实用教程
- DSTUHack2021后端接口与Go语言实现解析
- CMake 3.25.2版本Linux软件包发布
- Node.js网络数据抓取技术深入解析
- QRSorteios-crx扩展:优化税务文件扫描流程
- 掌握JavaScript中的算法技巧
- Rails+React打造MF员工租房解决方案
- Utsanjan:自学成才的UI/UX设计师与技术博客作者
- CMake 3.25.2版本发布,支持Windows x86_64架构
- AR_RENTAL平台:HTML技术在增强现实领域的应用