PIC18F27/47Q10:DDR3 Datasheet with Program Flash and NVM Control

需积分: 50 6 下载量 108 浏览量 更新于2024-08-06 收藏 9.22MB PDF 举报
本文档详细介绍了JESD标准中的DDR3 DIMM设计规范,特别是在程序闪存部分。在Microchip Technology的PIC18F27/47Q10单片机中,程序存储器(通常称为非易失性存储器,NVM)是设计的重要组成部分。它支持TBLRD指令,这是一种用于从程序存储器中检索数据的高效操作,每次读取一个字节,且能够自动更新TBLPTR寄存器进行下一次读取。CPU在执行这个操作时会暂停,直到读取完成,然后立即恢复执行,使得程序员可以直观地使用TABLAT寄存器。 内部程序存储器通常采用按字组织的方式,地址的低有效位决定数据在字节级别上的选择。这通过图11-4中的接口展示,其中偶地址存储在TABLAT寄存器中,奇地址则对应程序存储器。TBLPTR寄存器用于指向存储数据的地址,可通过指定的模式(如01或10)进行不同的操作。 PIC18F27/47Q10是一款针对通用和低功耗应用设计的单片机,它集成了多种模拟外设如10位ADC,带有电容分压器技术,支持高级触摸传感器功能。同时,还包括独立于内核的外设,如互补波形发生器、窗口看门狗定时器、CRC/内存扫描等功能,这些都增强了设计的灵活性并降低了系统成本。 内核特性方面,该芯片采用优化的C编译器RISC架构,提供高达64MHz的工作速度,支持可编程中断优先级和深度硬件堆栈。此外,它包含多个定时器(包括硬件限制定时器、8位和16位定时器)以及低功耗上电复位和欠压复位选项,确保了在不同电源条件下稳定的运行。 存储器配置包括128KB的闪存程序存储器,3615字节的SRAM数据存储器,以及1024字节的EEPROM。代码保护机制也是一大特色,允许对程序进行安全的保护。寻址模式包括直接、间接和相对寻址,以满足不同程序设计的需求。 总体来说,这篇文档是对Microchip PIC18F27/47Q10单片机的程序闪存和相关功能的深入解析,为开发人员提供了设计和编程这款设备时的重要参考。