
5
5
4
4
3
3
2
2
1
1
D D
C C
B B
A A
DDR_ A _D31
DDR_ A _D12
DDR_CKE0_DI M MA
DDR_ A _D59
DDR_A _D6
DDR_A _MA3
SMB_CLK_S3
DDR_CS1_DIM M A#
DDR_ A _D39
D DR_A _BS1
DDR _ A_DQS0
DDR _ A_WE #
DDR_A _MA7
DDR_A _MA0
DD R _A_DM2
DD R _A_DM1
DDR _ A_DQS7
DDR_A _D0
DDR_ A _D57
DDR_ A _D46
DDR_ A _D28
DD R _A_DM0
DDR_ A _D19
DD R _A_DQS#5
DDR_ A _D51
DDR_A _D4
DD R _A_DM4
DDR_ A _D30
DDR _ A_DQS2
DDR_ A _D44
DD R _A_RAS#
DDR_ A _D33
DDR_ A _D58
DD R _A_DM5
DDR _ A_DQS3
DDR_A_MA8
DDR_CS0_DIM M A#
DDR_ A _D10
DDR_A_MA6
DDR_ A _D27
DDR_A _D3
DRAMRST#
DDR_A _MA10
DD R _A_DQS#7
DDR_A _D1
DD R _A_DQS#6
DDR_ A _D40
DDR_A _MA9
DDR_ A _D16
DDR_ A _D29
DD R _A_DQS#4
DDR_ A _D52
DD R _A_DM3
DDR _ A_DQS5
DDR_ A _D54
DDR_ A _D49
D DR_A _BS2
DDR_ A _D45
DDR_A _D9
DD R _A_DM7
DDR_A _D7
DDR_A _MA1
DDR_ A _D13
DDR_ A _D20
DDR_ A _D60
D DR_A _BS0
DD R _A_CAS# M_ODT0
DDR_ A _D37
DDR_A _MA5
DD R _A_DQS#1
DDR_A _MA14
DDR_ A _D55
DDR_A _MA4
DDR_ A _D21
DDR_ A _D62
DDR_ A _D24
DDR_ A _D15
DDR_ A _D23
DDR_ A _D56
DDR_ A _D53
DDR_ A _D47
DDR_ A _D18
M_ODT1
DDR_ A _D43
DDR_ A _D34
M _CLK_DDR1
M _CLK_DDR#1
DDR_ A _D48
SMB_DATA_S3
DD R _A_DQS#2
DDR_ A _D11
DDR_ A _D38
M _CLK_DDR0
M _CLK_DDR#0
DD R _A_DQS#3
DDR_ A _D32
DDR_A _D8
DDR _ A_DQS1
DDR_A _MA13
DDR_A_MA11
DDR_ A _D50
DDR_ A _D61
DDR_A _MA2
DDR_ A _D41
DDR_ A _D17
DDR_ A _D36
DDR_ A _D26
DDR_ A _D63
DDR_A _D2
DDR_A _D5
DDR_ A _D22
DDR_ A _D25
DDR _ A_DQS6
DDR_ A _D35
DDR_ A _D14
DDR_A _MA12
DD R _A_DQS#0
DDR _ A_DQS4
DD R _A_DM6
DDR_ A _D42
DDR_CKE1_DI M MA
PM_EXTTS#1_R
+V REF_DQ_DIMMA
DDR_A _MA15
DDR _A_DQS#[0..7]<7>
DDR_A _D[0.. 63]<7>
DDR _A_DM[0..7]<7>
DDR_ A_DQS[0..7]<7>
DDR_A _MA[ 0..15]<7>
DDR_CKE0_DI MMA<7>
DDR_A _BS2<7>
M _CLK _DDR0<7>
M_CLK _DDR#0<7>
DDR_A _BS0<7>
DDR _A_WE#<7>
DD R_A _CA S #<7>
DDR_CS1_DIM MA#<7>
DDR_CKE1_DI MMA <7>
DDR_A _BS1 <7>
DD R_A _RA S # <7>
DDR_CS0_DIM MA# <7>
M_ODT0 <7>
M _CLK _DDR1 <7>
M_CLK _DDR#1 <7>
M_ODT1 <7>
DRAMRST# <5,11>
PM_EXTTS#1_R <5,11>
SMB_DATA_S3 <11,12,14,28>
SMB_CLK_S3 <11,12,14,28>
+0.75VS
+3VS
+1.5V +1.5V
+V REF_DQ_ DIMMA
+1.5V
+V REF_DQ_ DIMMA
+1.5V
+0.75VS
+V REF_DQ_ DIMMA
Title
Size Document Number R e v
Dat e: Sheet o f
Security Classification
Compal Secret Data
THIS SHEET OF ENGINEERING DRAWING IS THE PROPRIETARY PROPERTY OF COMPAL ELECTRONICS, INC. AND CONTAINS CONFIDENTIAL
AND TRADE SECRET INFORMATION. THIS SHEET MAY NOT BE TRANSFERED FROM THE CUSTODY OF THE COMPETENT DIVISION OF R&D
DEPARTMENT EXCEPT AS AUTHORIZED BY COMPAL ELECTRONICS, INC. NEITHER THIS SHEET NOR THE INFORMATION IT CONTAINS
MAY BE USED BY OR DISCLOSED TO ANY THIRD PARTY WITHOUT PRIOR WRITTEN CONSENT OF COMPAL ELECTRONICS, INC.
Issued Date
Deciphered Date
0 .3
DDRIII-SODIMM SLOT1
Cust om
10 51Thurs day , Oc tober 29, 2009
2008/10/31 2009/10/31
Compal Electronics, Inc.
LA-5752P
DDR3 SO-DIMM A
Layout Note:
Place near DIMM
3A @
3A @3A @
3A @ 1 .5V
1.5 V1.5 V
1.5 V
0.
0.0.
0. 65A @0.75 V
65A @0.75 V65A @0. 75 V
65A @0.75 V
3*330uf / 12m ohm (TOTAL FOR 2 SO-DIMMs)
6*0603 10uf (PER CONNECTOR)
VDDQ(1.5V) =
3*0805 10uf
VTT(0.75V) =
4*0402 1uf
1*0402 0.1uf
VREF =
1*0402 2.2uf
VDDSPD (3.3V)=
1*0402 0.1uf 1*0402 2.2uf
For Arranale only +VREF_DQ_DIMMA
supply from a external 1.5V voltage divide
circuit.
07/17/2009
C 608
2.2U_0603_6.3V4Z
1
2
C 310
10U_0603_6.3V6M
1
2
+
C5 69
220U_B2_2.5VM_R35
1
2
C 317
0.1U_0402_10V6K
1
2
C 581
10U_0603_6.3V6M
1
2
C 316
0.1U_0402_10V6K
1
2
C 314
0.1U_0402_10V6K
1
2
C 617
0.1U_0402_10V6K
1
2
C 570
10U_0603_6.3V6M
1
2
C 347
2.2U_0603_6.3V4Z
1
2
C 309
10U_0603_6.3V6M
1
2
R 297
1K _0402_1%
12
C 586
10U_0603_6.3V6M
1
2
C 315
0.1U_0402_10V6K
1
2
C6 06
1U_0603_10V4Z
1
2
C 588
10U_0603_6.3V6M
@
1
2
R3 05
1K _0402_1%
12
C 355
2.2U_0603_6.3V4Z
1
2
R5 71
10K_0402_5%
12
C6 07
1U_0603_10V4Z
1
2
C3 01
1U_0603_10V4Z
1
2
C 303
0.1U_0402_10V6K
1
2
C3 00
1U_0603_10V4Z
1
2
R5 70
10K_0402_5%
1 2
C6 05
1U_0603_10V4Z
1
2
C 308
10U_0603_6.3V6M
1
2
JDIMM1
FOX _AS0A626-U4SN-7F
ME@
VREF_DQ
1
VSS1
2
VSS2
3
DQ4
4
DQ0
5
DQ5
6
DQ1
7
VSS3
8
VSS4
9
DQS#0
10
DM0
11
DQS0
12
VSS5
13
VSS6
14
DQ2
15
DQ6
16
DQ3
17
DQ7
18
VSS7
19
VSS8
20
DQ8
21
DQ12
22
DQ9
23
DQ13
24
VSS9
25
VSS10
26
DQS#1
27
DM1
28
DQS1
29
RESET#
30
VSS11
31
VSS12
32
DQ10
33
DQ14
34
DQ11
35
DQ15
36
VSS13
37
VSS14
38
DQ16
39
DQ20
40
DQ17
41
DQ21
42
VSS15
43
VSS16
44
DQS#2
45
DM2
46
DQS2
47
VSS17
48
VSS18
49
DQ22
50
DQ18
51
DQ23
52
DQ19
53
VSS19
54
VSS20
55
DQ28
56
DQ24
57
DQ29
58
DQ25
59
VSS21
60
VSS22
61
DQS#3
62
DM3
63
DQS3
64
VSS23
65
VSS24
66
DQ26
67
DQ30
68
DQ27
69
DQ31
70
VSS25
71
VSS26
72
A12/BC#
83
A11
84
A9
85
A7
86
VDD5
87
VDD6
88
A8
89
A6
90
CKE0
73
CKE1
74
VDD1
75
VDD2
76
NC1
77
A15
78
BA2
79
A14
80
VDD3
81
VDD4
82
A5
91
A4
92
VDD7
93
VDD8
94
A3
95
A2
96
A1
97
A0
98
VDD9
99
VDD10
100
CK0
101
CK1
102
CK0#
103
CK1#
104
VDD11
105
VDD12
106
A10/AP
107
BA1
108
BA0
109
RAS#
110
VDD13
111
VDD14
112
WE#
113
S0#
114
CAS#
115
ODT0
116
VDD15
117
VDD16
118
A13
119
ODT1
120
S1#
121
NC2
122
VDD17
123
VDD18
124
NCTEST
125
VREF_CA
126
VSS27
127
VSS28
128
DQ32
129
DQ36
130
DQ33
131
DQ37
132
VSS29
133
VSS30
134
DQS#4
135
DM4
136
DQS4
137
VSS31
138
VSS32
139
DQ38
140
DQ34
141
DQ39
142
DQ35
143
VSS33
144
VSS34
145
DQ44
146
DQ40
147
DQ45
148
DQ41
149
VSS35
150
VSS36
151
DQS#5
152
DM5
153
DQS5
154
VSS37
155
VSS38
156
DQ42
157
DQ46
158
DQ43
159
DQ47
160
VSS39
161
VSS40
162
DQ48
163
DQ52
164
DQ49
165
DQ53
166
VSS41
167
VSS42
168
DQS#6
169
DM6
170
DQS6
171
VSS43
172
VSS44
173
DQ54
174
DQ50
175
DQ55
176
DQ51
177
VSS45
178
VSS46
179
DQ60
180
DQ56
181
DQ61
182
DQ57
183
VSS47
184
VSS48
185
DQS#7
186
DM7
187
DQS7
188
VSS49
189
VSS50
190
DQ58
191
DQ62
192
DQ59
193
DQ63
194
VSS51
195
VSS52
196
SA0
197
EVENT#
198
VDDSPD
199
SDA
200
SA1
201
SCL
202
VTT1
203
VTT2
204
G1
205
G2
206
C 346
0.1U_0402_10V6K
1
2
C 589
10U_0603_6.3V6M
@
1
2