全志A80设计指南:升级版V2.0,详解USB3.0与WiFi布局

需积分: 10 5 下载量 178 浏览量 更新于2024-07-21 收藏 1.15MB PDF 举报
全志A80设计指导是一份针对全志A80芯片项目的详细硬件设计规范,版本更新至V2.0,主要涵盖了CPU及其周边电路、电源管理、内存、闪存、通信接口、音频输出、USB接口、PCIe卡扩展、Wi-Fi模块、以太网控制器、GMAC、PCB铜箔层设计以及相关注意事项等内容。 1. **CPU与周边电路**: - 指定了REXT网络上的到地电阻值(200KΩ-1%),不可修改。 - 强调了CPUS的调试测试点的保留,包括JTAG-SEL0和JTAG-SEL1的上拉电阻连接。 - 提供了特定的GPIO分配规则,需遵循标准布局,并要求新增功能时与相关人员协商。 2. **电源管理**: - 包括PMIC的设计,以及针对VDD-CPUB外挂电源的不同选项,如OZ801204和RT8125B5。 - 晶振走线要求严谨,需要包地且远离干扰源。 3. **存储器**: - 分别介绍了DRAM和NAND Flash的连接方式。 4. **通信接口**: - CSI(Camera Serial Interface)用于摄像头连接。 - HDMI接口的配置也有明确说明。 5. **音频**: - 提供了音频部分的详细设计指导。 6. **USB接口**: - V2.0版本新增了对USB 3.0的具体要求。 7. **扩展接口**: - 包括CARD接口和Wi-Fi模块(可能是Wi-Fi控制器)。 8. **以太网和GMAC**: - EMAC(Embedded MultiMedia Controller)和GMAC(Gigabit Media Access Controller)的配置。 9. **PCB铜箔层设计**: - 主控的32KHz晶振网络电阻的保留。 - Bypass Cap的放置位置有明确规定。 - 电源电压网络(如AVCC-AP、VRP、VRA1、VRA2)的地线处理,要求统一接地,并通过耳机端进行特定走线连接。 10. **文档声明**: - 本指南包含了关于设计规范的重要声明,强调所有设计必须符合芯片数据手册的要求。 这份设计指导是工程师在开发基于全志A80芯片的硬件产品时的重要参考资料,确保了各组件间的兼容性、信号完整性以及满足功能需求的同时考虑到信号噪声控制和电源管理。在实际应用中,设计师需要严格按照这些指导进行,以保证产品的性能和稳定性。