PCB 走线常用的规则
PCB 走线常用的规则:1:低频的的数字信号线,10-20mil 就可以了。高频信号线要走等长
的蛇形线。2:电源,地线。一般来说根据系统的功耗需求而定。一般数字系统基本上走
30-50mil。如果电流再大的可以根据实际情况加粗或者增加电源管理散热处理等。3:模拟
信号和数字信号的隔离。尤其是模拟地和数字地最好在两片地之间串联一个或者几个磁阻。
关于 PCI 卡的 PCB 布线规则
感觉不错,转载在此,只为传播更多知识!
PCI 卡的布线比较讲究,这是 PCI 信号的特点决定的。在常规性的高频数字电路设计
中我们总是力求
避免阻抗不匹配造成的信号反射、过冲、振铃、非单调性现象,但是 PCI 信号却恰恰是利
用了信号的反射
原理来传输物理信号,为使能够合理利用信号反射同时又尽力避免较大的过冲、振铃和非
单调性等副作
用,PCI-SIG 在 PCI 规范中对 PCB 物理实现做了一些规定。
PCI-SIG 推荐 PCI 卡使用四层 PCB 板,PCI-SIG 规定的 PCI 连接器的信号分布也正是
为便于四层板布线而
优化定义的。PCI-SIG 对 PCI 控制器的引脚分布也做了一个推荐性的示意图,实际上
AMCC、PLX、OXFORD 等
PCI 控制器生产商也执行了这个推荐,在这个推荐的 pin 分布下,使用两层 PCB 板实际上
也是很方便布线的
,但是如果 PCI 卡系统硬件很复杂,需要多个电源分割层面的情况下还是多层 PCB 更好。
PCI 卡上任何一个 PCI 信号仅能连接到一个负载(包括也不能另外连接到一个上拉电
阻)。除了 CLK,
RST,INTA#~INTD#,JTAG 这些 pin 之外,所有 pin 从金手指与卡座的接触点算起到负载
端不得大于 1.5inch
;CLK 信号长度为 2.5+-0.1inch,这个长度有点长,所以许多情况下需要绕弯走线以达
到长度要求,这
就是为什么常常在 PCI 卡上见到 CLK 的蛇形走线的原因;对其余几个 pin 没有特殊规定。
多层 PCB 时信号走
线不要跨越不同的电源层面(至少,存在分割电源层面的那一层应位于 PCB 的另一面),
这也就是为什么
常常见到 PCI 卡上 A 面金手指走上来的所有信号往往都打个过孔走到 B 面(元件面)的原
因。
每个 PCI 信号的特性阻抗为 60~100 欧姆,负载电容不得超过 10pf,IC 的 IO
Pad 应能够承受-3.5V 的下
冲和+7.1V 的信号过冲。对于 AMCC、PLX、OXFORD 等 PCI 控制器生产商来说,他们的
控制器 IC 都满足这些规
定,用户不必考虑,但是如果使用 CPLD/FPGA 来实现 PCI 控制器则必须考虑使用的型号
是否满足这些规定
,一般 Altera、Xilinx 等 CPLD/FPGA 厂商会在其数据手册中明确声明该型号 CPLD/FPGA