外部存储器接口概述:SDRAM和SBSRAM接口详解

0 下载量 8 浏览量 更新于2024-06-28 收藏 14.99MB PPTX 举报
外部存储器接口 外部存储器接口是计算机系统中的一种重要组件,负责连接CPU和外部存储器,实现数据的存储和读取。本文档将详细介绍外部存储器接口的知识点,包括SDRAM的初始化、页面边界检测、SDRAM刷新模式、SDRAM的去激活、SDRAM的激活、SBSRAM接口、异步接口和复位EMIF等。 1. SDRAM的初始化 SDRAM的初始化是一个复杂的过程,包括向所有配置为SDRAM的CE空间发送一条DCAB命令、发送8条刷新命令、向所有设置为SDRAM的CE空间发送一条MRS命令等步骤。这些命令的执行顺序和时序关系非常重要,直接影响着SDRAM的性能和稳定性。 2. 页面边界检测 SDRAM是一种分页存储器,EMIF的SDRAM控制器会检测访问SDRAM时的行地址情况,避免访问时发生行的越界。为完成这一任务,EMIF保存当前打开的页地址,然后与以后存取的地址进行比较,以确保访问的正确性和安全性。 3. SDRAM刷新模式 SDRAM刷新模式是指SDRAM在工作过程中不断刷新以保持数据的正确性。图9-1所示为SDRAM刷新的时序图,展示了SDRAM刷新模式的工作原理和时序关系。 4. SDRAM的去激活(DCAB和DEAC) SDRAM的去激活是指SDRAM在不需要访问时关闭页面,以减少能耗和提高存储器的寿命。图9-2和图9-3所示为SDRAM有效页关闭的时序图,展示了SDRAM去激活的工作原理和时序关系。 5. SDRAM的激活(ACTV) SDRAM的激活是指SDRAM在需要访问时激活页面,以便快速访问数据。图9-4所示为执行ACTV命令的SDRAM有效页的激活时序图,展示了SDRAM激活的工作原理和时序关系。 6. SBSRAM接口 SBSRAM接口是TMS320C6000DSP的EMIF中的一种存储器接口,可以在CPU时钟频率下运行,也可以在1/2的CPU时钟频率下运行。SBSRAM接口的控制引脚在EMIF时钟的上升沿被锁存,以确定当前的操作。 7. 异步接口 异步接口是指EMIF在访问SDRAM时的异步操作模式,包括可编程的异步参数、异步读操作、异步写操作和准备输入等。异步接口可以提高EMIF的访问速度和效率。 8. 复位EMIF 复位EMIF是指EMIF在有效的期间,时钟输出属性的设置。包括SDCLK和SSCLK的高电平或低电平、CLKOUT1的继续提供时钟、CLKOUT2的驱动高电平或电平等。 外部存储器接口是计算机系统中的一种关键组件,负责连接CPU和外部存储器,实现数据的存储和读取。了解外部存储器接口的知识点对设计和实现高性能的计算机系统非常重要。