OrCAD中总线绘制技巧与跨页注意事项详解
5星 · 超过95%的资源 需积分: 50 75 浏览量
更新于2024-09-13
收藏 1.49MB PDF 举报
本文档详细介绍了如何在OrCAD中进行电路图中总线(BUS)的绘制以及在平坦式和阶层式电路设计中的注意事项。首先,让我们深入了解平坦式电路设计中的BUS处理。在平坦式电路中,BUS主要用于提高图纸的可读性,它并没有实际的电气连接功能,NET间的连接是通过NetAlias实现的,而不是直接与BUS相连,否则会导致短路。为了确保正确输出网表,BUS NAME应该与Net Alias保持一致,例如,如果一组线路的网络名为D0, D1, D2...D7,BUS Name也应包含这些名称,如D[0..7]。
在跨PAGE的设计中,例如在阶层式电路图中,BUS的处理更为复杂。这时,可能需要使用OFFPAGE或PORT来连接不同层级的BUS。当BUS Name、Port Name (或者OFF PAGE)和Net Alias匹配时,网表输出才会正确无误。例如,如果Port Name为D[0..7],并与Net Alias D0, D1, D7相配对,那么输出的网表将会反映出各个连接关系,如D0连接到U2.1和U1.1,D1连接到U2.2和U1.2,以此类推。
理解并遵循这些规则有助于确保电路设计的准确性和一致性,避免在实际布线过程中出现错误。在绘制OrCAD电路图时,尤其是在处理复杂的层次结构时,合理利用BUS、NetAlias、PORT和OFFPAGE功能至关重要。务必注意,虽然BUS在平面布局中看起来直观,但在实际电路连接中,它们的使用是基于逻辑和规则的,并非物理连接。因此,良好的命名规范和设计实践对于电路图的完整性和可维护性是必不可少的。
2021-12-29 上传
2022-11-14 上传
2017-08-27 上传
2018-04-22 上传
263 浏览量
2022-11-14 上传
156 浏览量
2023-05-12 上传
happyboy1980
- 粉丝: 0
- 资源: 13
最新资源
- 构建基于Django和Stripe的SaaS应用教程
- Symfony2框架打造的RESTful问答系统icare-server
- 蓝桥杯Python试题解析与答案题库
- Go语言实现NWA到WAV文件格式转换工具
- 基于Django的医患管理系统应用
- Jenkins工作流插件开发指南:支持Workflow Python模块
- Java红酒网站项目源码解析与系统开源介绍
- Underworld Exporter资产定义文件详解
- Java版Crash Bandicoot资源库:逆向工程与源码分享
- Spring Boot Starter 自动IP计数功能实现指南
- 我的世界牛顿物理学模组深入解析
- STM32单片机工程创建详解与模板应用
- GDG堪萨斯城代码实验室:离子与火力基地示例应用
- Android Capstone项目:实现Potlatch服务器与OAuth2.0认证
- Cbit类:简化计算封装与异步任务处理
- Java8兼容的FullContact API Java客户端库介绍