Cadence Allegro V16.3:Flex Design与HDI检查强化

需积分: 10 0 下载量 90 浏览量 更新于2024-07-25 收藏 1.8MB PDF 举报
"Cadence Allegro V16.3 引入了多项新功能,主要集中在Flex Design、HDI检查、3D显示效果以及设计规范化方面,以适应不断微小化的电子设计需求。新版本增加了对Flex Design的支持,优化了HDI检查流程,增强了3D视图,便于对HDI和结构进行审查。此外,针对高速设计和制造友好性(DFM)增加了新的规则设置,提高了设计检查的全面性。" 在设计微小型化方面,Cadence Allegro V16.3做出了以下增强: 1. **Etch Edit Tools for Flex Design**: - **ContourLock(XL)**:这个功能使得在软板设计中,走线能够自动贴合板边或现有连接线的轮廓,确保走线的一致性,无论是在单次还是多次布线模式下都可使用。 - **Enhanced Arc Editing**:滑动命令现在可以更灵活地处理带弧度的走线,允许用户改变圆弧半径、将尖角转为圆弧,以及在滑动操作时动态更新与之相连的直线部分。 2. **Multi-Line Generator**:新增的多线路生成器工具允许用户在没有预先连线的情况下绘制走线,可以设定线的数量、宽度和间距,然后将这些线路连接到对应的Pin或via上,提高了设计效率。 针对高密度互连(HDI)设计,Allegro V16.3提供了更强大的工具: 1. **Via ListViewer**:提供了一个图形化界面,清晰展示不同类型的via在电路板中的堆叠情况,用户可以通过draw options定制via的显示属性,如颜色、层可见性和提示信息。 2. **Via List DRC**:通过 Via List DRC 功能,设计师可以执行更精确的设计规则检查,确保via布局的合规性。 此外,Allegro V16.3还强化了3D显示效果,这对于HDI和机构的视觉检查尤其有用。设计规范方面,新添加的High Speed和DFM规则设置进一步完善了整体设计的检查流程,提升了设计质量和制造可行性。 Cadence Allegro V16.3的更新旨在解决现代电子设计中遇到的挑战,特别是在柔性电路设计、高密度互连和高速设计的复杂性上,为设计师提供了更强大、更灵活的工具集。