makefile多个.c生成多个可执行文件
时间: 2023-08-29 16:13:16 浏览: 65
可以使用 Makefile 的变量和模式规则来实现多个 .c 文件生成多个可执行文件。
假设我们有两个源文件 main1.c 和 main2.c,需要分别生成 main1 和 main2 两个可执行文件,可以编写如下的 Makefile:
```makefile
CC = gcc
CFLAGS = -Wall
SRCS := main1.c main2.c # 源文件列表
BINS := $(SRCS:%.c=%) # 目标文件列表
all: $(BINS)
%: %.c
$(CC) $(CFLAGS) -o $@ $^
.PHONY: clean
clean:
rm -f $(BINS)
```
其中,`SRCS` 定义了源文件列表,`BINS` 利用模式规则将每个源文件名的后缀 `.c` 替换成空字符串,得到目标文件列表。在 `all` 规则中,通过依次调用模式规则 `%: %.c` 来生成每个目标文件。`$@` 表示当前目标文件名,`$^` 表示当前依赖文件列表。最后,定义了一个 `clean` 规则用于清除生成的可执行文件。
使用 `make` 命令执行该 Makefile,即可生成 main1 和 main2 两个可执行文件。
相关问题
makefile编译多个c文件生成多个执行文件
为了编译多个c文件并生成多个可执行文件,您可以使用Makefile。
以下是一个简单的例子:
```
# 这是 Makefile
# 目标文件
TARGET1 = main1
TARGET2 = main2
# c 文件
SRC1 = main1.c
SRC2 = main2.c
# 编译器
CC = gcc
# 编译选项
CFLAGS = -Wall -g
all: $(TARGET1) $(TARGET2)
$(TARGET1): $(SRC1)
$(CC) $(CFLAGS) -o $@ $^
$(TARGET2): $(SRC2)
$(CC) $(CFLAGS) -o $@ $^
.PHONY: clean
clean:
rm -f $(TARGET1) $(TARGET2)
```
在终端中运行以下命令以编译和生成可执行文件:
```
make
```
如果您希望删除生成的所有可执行文件,请在终端中运行以下命令:
```
make clean
```
运用Makefile在不同路径下编译多个.c和.h文件
假设我们有以下文件:
```
src/
|-- main.c
|-- module1/
| |-- module1.c
| `-- module1.h
`-- module2/
|-- module2.c
`-- module2.h
```
我们希望能够在 `src` 目录下运行 `make` 命令,编译所有的 `.c` 文件并生成可执行文件 `myprogram`。
我们需要编写一个名为 `Makefile` 的文件,内容如下:
```Makefile
CC=gcc
CFLAGS=-I.
ODIR=obj
LDIR=lib
_DEPS = module1.h module2.h
DEPS = $(patsubst %,$(IDIR)/%,$(_DEPS))
_OBJ = main.o module1.o module2.o
OBJ = $(patsubst %,$(ODIR)/%,$(_OBJ))
$(ODIR)/%.o: %.c $(DEPS)
$(CC) -c -o $@ $< $(CFLAGS)
myprogram: $(OBJ)
$(CC) -o $@ $^ $(CFLAGS)
```
解释一下这个 `Makefile`:
- `CC` 和 `CFLAGS` 定义了编译器和编译选项。
- `ODIR` 定义了编译中间文件存放的目录。
- `_DEPS` 定义了所有的头文件。
- `DEPS` 将 `_DEPS` 中的每个头文件加上路径前缀。
- `_OBJ` 定义了所有的 `.o` 文件。
- `OBJ` 将 `_OBJ` 中的每个 `.o` 文件加上路径前缀。
- `$(ODIR)/%.o: %.c $(DEPS)` 定义了将 `.c` 文件编译成 `.o` 文件的规则。
- `myprogram: $(OBJ)` 定义了将所有 `.o` 文件链接成可执行文件的规则。
在 `src` 目录下运行 `make` 命令即可编译所有的 `.c` 文件并生成可执行文件 `myprogram`。