makefile文件里面可以写注释吗
时间: 2024-01-07 10:04:32 浏览: 71
是的,makefile文件中可以写注释。注释的方法是在注释内容前加上一个井号(#)符号,该行后面的内容都会被视为注释,make不会对其进行处理。例如:
```
# This is a comment in a makefile
CC = gcc # This is another comment
```
在上面的例子中,第一行和第二行分别是两个注释行,第三行是一个定义变量的语句,其中也有一个注释。
相关问题
给出makefile文件的五个重要组成?及其里面的主要规则是什 么?
makefile文件的五个重要组成:
1. 变量(Variables):用于定义各种参数,如编译器、编译选项等。
2. 目标(Targets):指定要生成的目标文件,可以是可执行文件、中间文件或库文件等。
3. 依赖(Dependencies):指定生成目标文件所需要的依赖文件,如源文件、头文件等。
4. 规则(Rules):指定如何生成目标文件,包括编译命令、链接命令等。
5. 注释(Comments):用于注释makefile文件中的各种参数和规则。
makefile里面的主要规则:
1. all:定义要生成的目标文件,一般为可执行文件。
2. clean:清除所有生成的目标文件、中间文件、日志文件等。
3. install:安装可执行文件到指定目录。
4. uninstall:卸载已安装的可执行文件。
5. phony:定义伪目标,不表示实际的文件,只是用来执行一些操作,如清除所有中间文件等。
阅读全文