Cadence平台上的ASIC设计:VFD驱动芯片研究

需积分: 10 5 下载量 10 浏览量 更新于2024-07-28 收藏 2.84MB PDF 举报
"基于Cadence平台的ASIC设计与研究" 这篇硕士学位论文主要探讨了在Cadence平台上进行ASIC(应用专用集成电路)设计的过程,特别是在设计一种功能较为完备且复杂的真空荧光显示屏(VFD)驱动芯片。作者杨骞在通信与信息系统专业导师孟利民的指导下,运用“自顶向下”与“自底向上”的设计方法来实现这一目标。 首先,“自顶向下”的设计方法是从整体芯片的功能需求出发,将芯片划分为多个模块。这有助于将复杂问题分解,便于管理和设计。然后,结合“自底向上”的原理图输入设计方法,对每个模块进行具体的电路设计或描述,确保每个模块满足其应有的功能。这一过程中,论文详细分析了VFD驱动芯片的关键模块,包括输入接口电路、时序控制电路、命令译码电路、逻辑控制电路、RAM电路和ROM电路的设计。 在设计过程中,作者采用了Verilog硬件描述语言,这是一种常用的硬件描述语言,用于描述电路的逻辑功能和时序关系。通过仿真验证,确保了电路设计的正确性,这是芯片前端设计的重要步骤。这一步骤完成后,可以保证设计的逻辑在实际运行中能够准确无误地执行。 在芯片的版图设计阶段,采用了0.6微米的硅栅CMOS(互补金属氧化物半导体)工艺,设计规则遵循首钢NEC的CZ5L工艺规则。对于高压输出驱动电路和输出掩膜电阻部分,由于需要承受更高的电压,因此采用了耐高压DMOS(双扩散金属氧化物半导体)工艺,以提高芯片的性能和稳定性。 最终,设计的芯片成功流片,并通过了浙江省电子产品检验所的检验测定,证明了设计的有效性和可靠性。关键词涵盖了Cadence、VFD、Verilog-HDL、仿真、版图设计以及工艺技术,这些都是ASIC设计领域中的关键概念和技术。 这篇论文深入探讨了基于Cadence平台的ASIC设计流程,特别是针对VFD驱动芯片的关键模块设计,强调了Verilog语言在验证和仿真中的作用,以及不同工艺技术在实现不同功能模块中的应用。此外,论文还展示了从设计到制造的实际操作流程,为ASIC设计提供了宝贵的实践经验和理论支持。