DM642 DSP上电引导程序设计:ROM加载方式详解

5星 · 超过95%的资源 需积分: 5 19 下载量 20 浏览量 更新于2024-09-16 收藏 616KB DOC 举报
"该文档详细介绍了DM642 DSP在上电时的引导程序设计,主要涉及TMS320C6000系列DSP的引导配置方式,包括不加载、ROM加载和主机加载三种模式。文档中包含了具体的代码实现,特别是选择了ROM加载方式,通过EMIFA接口从外部FLASH加载程序到地址0执行。" 在TMS320C6000系列的DSP中,上电引导过程是芯片复位后的关键步骤,由AEA[22:21]引脚的电平状态决定。这里详细阐述了三种引导方式: 1. **不加载**:CPU直接执行存储器地址0的指令。如果地址0处是SDRAM,CPU会等待SDRAM初始化完毕后再执行。 2. **ROM加载**:这是DM642设计所采用的方式。外部CE1空间的ROM中的程序通过DMA/EDMA加载到地址0。加载在复位释放后开始,但准备工作在复位期间就已启动。加载过程为单帧数据块传输,完成后CPU执行地址0的指令。根据不同芯片型号,加载的具体操作有所区别: - 对于C620x/C670x,使用DMA复制64KB数据到地址0。 - 对于C621x/C671x/C64x,使用EDMA/QDMA复制1KB数据到地址0。 3. **主机加载**:CPU保持在复位状态,外部主机通过HPI、XBUSE或PCI等接口初始化CPU存储空间,包括配置寄存器。主机完成初始化后,写1到DSPINT寄存器唤醒CPU。主机加载允许对所有存储空间进行读写。 在DM642的上电自启动设计中,选择了ROM加载方式,程序从外部FLASH通过EMIFA(外部内存接口)接口加载到地址0,然后执行。这种方式要求外部ROM中的程序按照特定格式存储,以便与CPU的指令宽度和端点模式匹配。 在实际应用中,理解这些引导方式对于开发和调试基于TMS320C6000系列的嵌入式系统至关重要,因为它们直接影响系统的启动流程和性能。通过详细的设计文档和代码,开发者可以更好地掌控系统的行为,确保上电过程的正确性和效率。