Cadence EDA工具手册:字符大小与PCI/PCIE设计
需积分: 48 117 浏览量
更新于2024-08-06
收藏 14.95MB PDF 举报
"《EDA工具手册》中兴通讯康讯EDA设计部,涵盖Cadence Allegro SPB15.2的使用,包括原理图设计、PCB设计、高速仿真、约束管理和自动布线"
在深入PCI与PCIE硬件篇和软件篇中,我们主要讨论的是在PCB设计过程中字符大小的设置,以及相关的设计规范。在Cadence Allegro这款强大的EDA工具中,调整字符大小是确保设计符合行业标准和公司规范的重要步骤。
首先,第五章讲解了如何在PCB设计中添加和调整丝印、技术说明以及 Valor 检查。在添加板名、条码框和防静电标识符时,遵循的标准是在 Geometry=>Silkscreen_Top 层添加板名编码。设置字符大小是通过菜单 `Setup=>Text Size…` 进行的。如图5.1所示,这个窗口允许设计师选择合适的字体大小。通常,单板板名的字符高度和宽度建议为80milx80mil,photo width 为10mil。
如果预设的字体大小列表中没有匹配的选项,设计师可以自定义字体大小。以一号字体为例,将其修改为80x80x10的参数,调整后的界面如图5.2所示。完成字体设置后,使用 `Add=>Text` 或工具栏图标来添加板名编码。
Cadence Allegro是中兴通讯康讯EDA设计部广泛使用的工具,涵盖了从原理图设计到PCB设计的整个流程。系统由库、原理图输入、设计转换和管理、物理设计及加工数据生成、高速PCB规划等部分组成。Cadence设计流程包括启动项目管理器,管理设计的不同阶段。
在库管理方面,手册详细介绍了中兴的EDA库管理系统,包括原理图(ConceptHDL)库、PCB库和仿真库的结构。这些内容对于理解Cadence的工作流程和数据组织至关重要。
此外,公司还设定了详细的PCB设计规范,确保设计的一致性和质量。同时,手册还提供了一些常用技巧和常见问题的处理方法,帮助新员工快速掌握Cadence的使用。
手册分为五个分册,分别针对原理图设计、PCB设计、高速仿真、约束管理和自动布线,每个分册都包含丰富的实例和图片,以帮助读者逐步学习和熟练掌握Cadence Allegro SPB15.2的各个功能。总体而言,这本手册是Cadence新手入门的宝贵资源,它不仅提供了基础操作的指导,也强化了对整个EDA流程的理解。
592 浏览量
191 浏览量
265 浏览量
点击了解资源详情
点击了解资源详情
点击了解资源详情
点击了解资源详情
点击了解资源详情
点击了解资源详情
Davider_Wu
- 粉丝: 45
- 资源: 3894
最新资源
- 前端协作项目:发布猜图游戏功能与待修复事项
- Spring框架REST服务开发实践指南
- ALU课设实现基础与高级运算功能
- 深入了解STK:C++音频信号处理综合工具套件
- 华中科技大学电信学院软件无线电实验资料汇总
- CGSN数据解析与集成验证工具集:Python和Shell脚本
- Java实现的远程视频会议系统开发教程
- Change-OEM: 用Java修改Windows OEM信息与Logo
- cmnd:文本到远程API的桥接平台开发
- 解决BIOS刷写错误28:PRR.exe的应用与效果
- 深度学习对抗攻击库:adversarial_robustness_toolbox 1.10.0
- Win7系统CP2102驱动下载与安装指南
- 深入理解Java中的函数式编程技巧
- GY-906 MLX90614ESF传感器模块温度采集应用资料
- Adversarial Robustness Toolbox 1.15.1 工具包安装教程
- GNU Radio的供应商中立SDR开发包:gr-sdr介绍