FPGA驱动的二次雷达STC处理:有效剔除干扰与提升系统性能

需积分: 9 0 下载量 111 浏览量 更新于2024-08-11 收藏 950KB PDF 举报
本文主要探讨了在二次雷达系统中实现数字时间灵敏度控制处理的重要性和方法。二次雷达作为空中交通管理的关键设备,其主要任务是探测和跟踪飞机,但系统中的干扰目标会显著降低处理效率和精确性,导致虚警率上升。传统的信道接收机灵敏度调节方法往往无法满足现代复杂环境下的要求。 作者黄晓卿提出了一个创新的解决方案,即利用可编程门阵列(FPGA)进行实时计算,对目标应答信号的强度进行精确评估。这种方法的核心在于设置有效的应答信号范围,通过FPGA在应答脉冲处理阶段直接判断是否超出预设的时间灵敏度控制(STC)门限。这样,可以有效地剔除由多径传播、异步干扰等因素产生的不相干脉冲,从而减少后续处理中无用的数据量。这一策略直接提高了系统的处理速度和多目标处理能力。 通过实地实验验证,结果显示该方法对于降低二次雷达系统内的虚警目标非常有效,能够达到70%的虚警减少率。这不仅节省了系统的资源,还极大地提升了雷达系统的性能和可靠性。关键词包括二次雷达、时间灵敏度控制、串扰、虚警、发射功率和接收灵敏度,以及多目标处理,这些都反映出研究的实用性和技术细节。 论文发表在《电讯技术》杂志上,2015年第5期,强调了该技术在工程技术领域的应用价值和理论贡献。黄晓卿的研究成果对于优化二次雷达系统的抗干扰性能具有重要意义,为后续的雷达技术发展提供了新的思路和参考。