C8051F060系列微控制器复位时序及电源监控

需积分: 45 10 下载量 192 浏览量 更新于2024-08-10 收藏 2.13MB PDF 举报
"该文档是关于C8051F060/1/2/3/4/5/6/7系列高速混合信号ISPFLASH微控制器的数据手册,由新华龙电子有限公司提供。内容涵盖了处理器的复位时序、模拟外设特性等信息。" 在嵌入式系统设计中,复位时序是至关重要的部分,它确保了设备在启动或异常情况下能够正确初始化。标题提及的"复位时序图-processor expert轻松编程详解"着重于理解MCU的复位行为,特别是针对mc56f84xxx系列。描述中详细介绍了两种复位类型:上电复位(POR)和掉电复位(BOR)。 上电复位发生在电源首次应用或者电源电压VDD上升至稳定水平时,这个过程中,处理器会进入初始化状态,清除所有寄存器和内部数据存储器的内容,准备执行程序。当VDD低于某个阈值VRST时,处理器也会进行复位操作,这是掉电复位的情况。在VDD回升超过VRST后,处理器会脱离复位状态,其过程与上电复位相似。然而,掉电复位并不保证内部数据存储器内容的完整性,因为无法确认VDD是否已经低于维持数据有效所需的电压。如果PORSF标志被设置为1,这意味着数据可能已不再有效,需要重新初始化。 文档中还提到了C8051F060/1/2/3/4/5/6/7系列微控制器的模拟外设特性,这些特性使得该系列芯片在处理模拟信号方面表现出色。例如,有两个16位SARADC,它们具有高精度和可编程转换速率,能够作为单端或差分转换器工作,并且可以直接存储结果到RAM,减少了软件处理的负担。对于温度监控,微控制器内置了温度传感器。此外,还有10位SARADC和两个12位DAC,以及三个模拟比较器,提供了丰富的模拟信号处理能力。 微控制器还集成了片内JTAG调试和边界扫描功能,这极大地简化了在系统调试过程,允许开发者进行全速、非侵入式的调试,包括设置断点、单步执行、观察点以及监视堆栈和内存。 这份资料详细阐述了C8051F系列微控制器的复位机制和模拟外设特性,对于需要使用这类芯片进行系统设计和编程的工程师来说,是非常宝贵的参考资料。