Cadence EDA工具手册:PCB设计与高速仿真的入门指南

需积分: 48 250 下载量 57 浏览量 更新于2024-08-06 收藏 14.95MB PDF 举报
该资源是一本关于中兴通讯康讯EDA设计部的《EDA工具手册》,专注于介绍Cadence Allegro SPB 15.2版本的使用,涵盖原理图设计、PCB设计、高速仿真、约束管理和自动布线等多个方面。 在深入PCI与PCIE硬件篇和软件篇的主题下,调用并运行设置向导是PCB SI(信号完整性)设计中的一个重要环节。在进行这一过程时,设计者需要确保具备以下关键信息: 1. **网表(Netlist)**:网表是电子设计自动化(EDA)中的基础,它描述了电路板上各个元件之间的连接关系,包括元件类型、引脚分配以及相互间的连线。准确的网表对于仿真和后续的布局布线至关重要。 2. **PCB叠层信息(PCB stackup data)**:叠层信息定义了PCB的多层结构,包括不同材料的厚度、介电常数和损耗角正切等参数,这些参数影响着信号的传播速度和质量,对于建立精确的传输线模型非常关键。 3. **DC电压设置**:在设计高速PCB时,终端电压值的设定是必要的,因为它决定了信号在传输线上的匹配情况,避免反射和信号失真,确保信号的完整性和可靠性。 手册还详细介绍了Cadence设计流程,包括启动项目管理器、库管理、设计规范以及常见问题处理。其中,Cadence设计流程涉及从库的创建和管理,到原理图输入,再到设计转换、物理设计和加工数据生成,最后是高速PCB的规划和设计。 在Cadence库管理部分,特别提到了中兴EDA库管理系统,包括原理图库、PCB库和仿真库的结构,这些库是设计的基础,存储了各种元件模型和设计模板,方便设计师复用和管理。 手册的其余章节分别针对原理图设计、PCB设计、高速仿真(如PCBSI和SigXplorer)、约束管理器和自动布线(PCBRouter)提供了详尽的教程,旨在帮助新员工快速上手并理解公司的EDA工作流程。 总体而言,该手册提供了一个全面的 Cadence Allegro 学习平台,通过实例和图形解释,使得学习者能够逐步掌握从概念设计到物理实现的整个过程,尤其在高速PCI与PCIE接口设计方面提供了实用的指导。