创新并行内存设计:Bilinear Skewed Parallel Memory支持匹配模块的多访问类型

0 下载量 107 浏览量 更新于2024-08-29 收藏 420KB PDF 举报
本文主要探讨了一种新颖的并行内存组织结构,名为Bilinear Skewed Parallel Memory (BilisPM),它在IEICE Electronics Express的Vol.9 No.6期刊上发表。该创新设计旨在支持多种无冲突访问类型,并在二维空间的X-Y方向上实现循环地址访问。BilisPM的核心特点在于其配备了匹配内存模块(Matched Memory Modules, MMMs),这显著地减少了芯片内的占用面积。 作者李生、沈明、陈虎和郭洋来自国防科技大学计算机学院,他们详细阐述了BilisPM的正式规范,并给出了硬件实现方法。实验结果显示,与传统未匹配MMs的方案相比,BilisPM在平均情况下能够将芯片面积减少22.7%,而在保持合理关键路径延迟的前提下,控制器的芯片面积消耗也有所降低。这种优化对于内存系统的高效性和空间效率具有重要意义。 关键词方面,本文围绕“并行内存”、“多种访问类型”以及“映射函数”展开讨论,强调了BilisPM在这些领域的独特优势。从集成电路分类来看,这项研究属于集成电路技术范畴。 引用文献部分,文章参考了G. Kuzmanov和G. Gaydadjiev的作品,其中他们提出了多媒体可矩形寻址的内存技术,这可能是BilisPM设计的灵感来源或技术基础之一。 这篇研究论文提供了一个重要的技术创新,展示了如何通过改进内存组织来提升现代计算机系统中的内存性能和空间利用率,具有很高的实用价值和理论研究价值。