使用Cadence和Synopsys CAD工具的数字VLSI芯片设计

需积分: 50 44 下载量 74 浏览量 更新于2024-08-06 收藏 17.76MB PDF 举报
"该资源是一本关于数字VLSI芯片设计的专业书籍,详细介绍了如何使用Cadence和Synopsys的CAD工具进行集成电路设计。书中涵盖了从CAD设计平台到布局布线等多个步骤,并提供了实例和一个完整的MIPS微处理器设计案例。适合作为高校相关课程的教材和设计人员的参考书。" 在数字集成电路设计领域,Cadence和Synopsys是两家领先的计算机辅助设计(CAD)工具提供商。这本书深入讲解了如何运用这两家公司的工具进行实际的VLSI芯片设计。"Extract步骤"在此背景下,是集成电路设计流程中的一个重要环节。 "Extract步骤"通常指的是提取电路的物理信息,这在版图设计后进行,目的是从布局信息中生成网表和寄生参数,这些参数对于后续的电路仿真和性能分析至关重要。在图10.6所示的Extract步骤对话框中,设计师可能需要调整特定设置以确保准确地提取电路的物理特性。 "Abstract步骤"则是将复杂的电路设计抽象为更易于理解和操作的视图,帮助设计者专注于高层次的设计问题,而不是底层细节。在这个过程中,用户可以在Site表中更改Site name,比如将其改为'core',以便更好地对应芯片的核心区域。同时,Blockage表用于定义设计中的障碍物,如在详细布线时需要避开的区域,这里建议将所有布线层设为'Detailed Blockages'以确保布线的准确性。Grids表则包含了工艺文件提供的金属层(metall和metali2)的布线网格信息,这对于布线规则的遵守至关重要。 此外,书中还涉及到了Verilog仿真、标准单元设计、模拟和数模混合信号仿真、单元表征和建库、Verilog综合、抽象形式生成、布局布线等集成电路设计的关键步骤。每个工具的使用都有实例教程,使得读者能够逐步掌握这些复杂的工具。 本书不仅适合高校电子信息工程、集成电路设计等相关专业的学生作为教材,也适用于从事相关工作的工程师作为实践指南,以提高其在数字VLSI芯片设计中的技能和效率。通过这本书,读者能够获得全面的CAD工具使用经验,并具备设计出可制造的数字集成电路的能力。