5G-LDPC码编解码器FPGA实现关键技术研究

需积分: 50 35 下载量 52 浏览量 更新于2024-07-15 1 收藏 2.91MB PDF 举报
"5G-LDPC码编译码器设计与FPGA实现技术研究" 这篇硕士学位论文由黄福威撰写,旨在探讨5G-LDPC(低密度奇偶校验)码编译码器的设计及其在FPGA(现场可编程门阵列)上的实现。5G-LDPC码是一种在5G通信系统中广泛使用的纠错编码技术,它能显著提高数据传输的可靠性和效率。论文特别关注了LDPC码校验矩阵的结构特性,并结合了两种常见的编码算法:单对角校验矩阵编码和双对角校验矩阵编码。 作者提出了一种创新的编码方法,即双对角加单对角校验矩阵编码法,这种方法针对5G LDPC码的特点进行了优化,旨在平衡编码效率和错误纠正性能。FPGA的使用使得这种编码器能够灵活地适应不同的5G通信需求,因为FPGA具有可配置性和高性能计算能力,适合实现复杂算法。 论文详细介绍了设计过程,包括编码器和解码器的架构,以及如何在FPGA上实现这些架构。此外,可能还涵盖了性能评估,包括仿真结果和实际硬件测试,以验证设计的有效性和效率。论文还可能讨论了与其他现有5G-LDPC编解码方案的比较,以证明新方法的优势。 这篇论文由西安电子科技大学通信工程学院的白宝明教授作为学校导师,以及王力男研究员作为企业导师共同指导。提交日期为2019年4月,意味着这项研究是在5G商用初期进行的,对当时的5G通信技术发展具有重要意义。 在知识产权方面,作者承诺论文的原创性,并同意学校保留论文的相关权利,包括复制、借阅和公开论文内容的权利。这表明,黄福威的研究成果将可能对西安电子科技大学乃至整个通信领域的教学和研究做出贡献。同时,作者也确保所有合作研究人员的工作和贡献得到了适当的承认。 这篇论文深入研究了5G通信中关键的编码技术,通过FPGA实现提供了实用的解决方案,并为未来的研究和开发奠定了基础。