并行多访问内存接口的设计与实现

1 下载量 131 浏览量 更新于2024-08-27 收藏 692KB PDF 举报
"Design and Implementation of Parallel Multi-Access Memory Interface - 研究论文 - Yukun Song, Ling Sun*, Duoli Zhang, Gaoming Du, Yanhui Yang - Institute of VLSI Design, Hefei University of Technology" 在多处理器系统芯片(MPSoC)中,处理器与片外内存之间的数据交互频繁。为了满足MPSoC中并行多任务对内存接口(MI)更高带宽利用率的需求,该论文提出了一种用户侧的并行多访问技术。这项技术借鉴了CPU的多进程时间共享调度算法,利用MI两侧的带宽差异和时间片概念,实现在SDRAM侧的时间共享独占操作和用户侧的并行操作。 首先,论文介绍了自询问和数据端口分配机制(SIADP)。这是为了在并行多访问情况下自动分配数据端口,解决分配问题。通过这个机制,系统能自我检测并根据需求分配端口,确保并行访问的高效性。 其次,优化了时间片轮转机制,以隐藏数据通道切换时间,实现SDRAM侧的无缝切换。这种优化有助于减少因通道切换产生的延迟,提高系统的整体性能和响应速度。 此外,论文还可能涉及了如何在多个处理器之间公平地分配内存访问权,以避免竞争冲突和资源浪费。并行多访问技术的实施可能包括了硬件结构的改进,如采用专用的仲裁逻辑,以及软件层面的策略,例如动态调度算法,以适应不断变化的系统负载。 这篇研究论文探讨了在MPSoC中提高内存访问效率的方法,特别是通过并行多访问技术和优化的时间管理策略,实现了对SDRAM的高效利用,从而提升了整个系统在并行处理任务时的性能。这些创新性的设计思路对于未来多核处理器架构的设计和优化具有重要的理论与实践意义。