74ls161引脚图及功能真值表
时间: 2023-08-12 18:08:57 浏览: 569
74ls161 逻辑功能
74LS161 是一款4位二进制可增计数器,它的引脚图及功能真值表如下:
引脚图:
```
+--------+--+---+
CLK |1 | | 16| Vcc
CLEAR |2 | | 15| Q3
D0 |3 | | 14| Q2
D1 |4 74LS161 13| Q1
D2 |5 | | 12| Q0
ENABLE |6 | | 11| LOAD
GND |7 | | 10| A
B |8 | | 9 | B
+--------+--+---+
```
功能真值表:
```
+-----+-----+-----+-----+-------+
| CLR | CLK | ENP | ENT | COUNT |
+-----+-----+-----+-----+-------+
| L | X | X | X | 000 |
| H | ↑ | L | X | 001 |
| H | ↑ | H | X | 010 |
| H | ↑ | H | L | 011 |
| H | ↑ | H | H | 100 |
| H | ↓ | X | X | 111 |
+-----+-----+-----+-----+-------+
```
其中,CLR 为异步清零端,当 CLR 为 L 时,计数器的值被清零;CLK 为时钟输入端,计数器在每个 CLK 上升沿时加 1;ENP 和 ENT 分别为计数器的并行使能和串行使能,当 ENP 和 ENT 都为 H 时,计数器可正常工作;COUNT 为计数器的输出值。LOAD 为并行加载控制端,当 LOAD 为 L 时,计数器的值被加载到 A、B、C、D 输入端所对应的 D 触发器中。
阅读全文